-
公开(公告)号:CN117850880A
公开(公告)日:2024-04-09
申请号:CN202410052428.4
申请日:2024-01-12
Applicant: 北方集成电路技术创新中心(北京)有限公司 , 北京大学
Abstract: 本发明公开一种面向高误码率存储器的三级流水线BCH译码方法,属于集成电路技术领域。本发明将译码器进行三级流水线切割,切割为伴随式生成电路、差错方程生成电路、钱氏搜索电路,其得到差错方程的代数结构并未改变,而整个译码器的译码频率得到了成倍数的增加。采用本发明提高了译码频率,增加了译码器适用系统的范围。
-
公开(公告)号:CN119254246A
公开(公告)日:2025-01-03
申请号:CN202411181467.0
申请日:2024-08-27
Applicant: 北方集成电路技术创新中心(北京)有限公司 , 北京大学
IPC: H03M13/15
Abstract: 本发明公开了一种面向MCU级高误码率的嵌入式存储器的BCH译码方法,本发明通过复用钱氏搜索电路的验证方程子电路,结合伴随式生成电路、差错方程生成电路和计数器实现BCH译码。与以往查表译码法、BM(Berlekamp‑Massey)迭代法不同,本发明使BCH译码器电路面积得到显著降低,同时,可以自行调整钱氏搜索电路验证方程子电路的复用情况,结合实际场景,达到低译码拍次、低资源损耗的结果。
-
公开(公告)号:CN119148969A
公开(公告)日:2024-12-17
申请号:CN202411181472.1
申请日:2024-08-27
Applicant: 北方集成电路技术创新中心(北京)有限公司 , 北京大学
Abstract: 本发明提出了一种FIFO数据信号交换方法,属于存储器技术领域。本发明FIFO顶层电路包括FIFO寄存器组和FIFO控制模块,FIFO控制模块接收SPI接口电路传来的信号,分别将这些信号转化为数据更新信号、FIFO数据和移位信号,用于控制FIFO寄存器组实现数据输入、数据移位、数据单移、端口循环数据选择和数据输出功能;从而实现FIFO顶层电路将与SPI接口有关的信号传回。本发明避免了使用地址指针会综合出大量数据选择器的情况,最大程度地降低了电路面积,使得新型存储器在低面积应用领域更加具备优势。
-
公开(公告)号:CN117634398A
公开(公告)日:2024-03-01
申请号:CN202311782142.3
申请日:2023-12-22
Applicant: 北方集成电路技术创新中心(北京)有限公司 , 北京大学
IPC: G06F30/367 , G11C11/34
Abstract: 本发明公开一种面向阻变存储器的高精度阵列模拟方法,属于集成电路技术领域。本发明针对不同的操作引入了不同的操作成功率,根据从数字控制电路接收到的阵列操作信号,利用随机数生成函数对相应操作的随机数变量进行赋值,并与相应的操作成功率常数进行比较,如果满足成功率条件,则应用于模拟ReRAM阵列的多维数组会成功被更新。本发明可以验证阻变存储芯片数字控制电路的功能正确性并实现芯片完整的读写操作过程,从而能够及时发现寄存器传输级代码或电路设计中存在的错误,缩短芯片研发周期,并大幅度增加芯片流片成功的几率,极大地提高了阻变存储器芯片设计的可靠性。
-
公开(公告)号:CN117251213A
公开(公告)日:2023-12-19
申请号:CN202311296486.3
申请日:2023-10-08
Applicant: 北京大学 , 京东方科技集团股份有限公司
Abstract: 本公开提供了一种用于实现快速傅里叶变换的处理电路、方法和电子设备,其中的处理电路包括控制子电路、M+1级翻转子电路和M级运算子电路;每一级运算子电路包括相同数量的多个计算单元,每个计算单元包括阻变存储器阵列;第一级翻转子电路的输入端用于连接输入电路,第i级运算子电路的输入端连接第i级翻转子电路的输出端,第i级运算子电路的输出端连接第i+1级翻转子电路的输入端;控制子电路被配置为:在第i级运算子电路的阻变存储器阵列中存储快速傅里叶变换矩阵的第i级参数;以及控制第i级翻转子电路将第i翻转序列输出至第i级运算子电路;上述处理电路能够降低快速傅里叶变换的处理能耗并提高处理速度。
-
公开(公告)号:CN113155129A
公开(公告)日:2021-07-23
申请号:CN202110359500.4
申请日:2021-04-02
Applicant: 北京大学
Abstract: 本发明提供一种基于扩展卡尔曼滤波的云台姿态估计方法,该方法采用四元数来表示物体当前的姿态,系统状态量包含四元数与角度增量的偏移误差,使用加速度计和磁力计修正角度增量的偏移误差,使得姿态估计更加精确,且将加速计修正与磁力计修正分为两阶段实行,使得加速度计修正与磁力计修正互不干扰,提高姿态估计精确度;在加速度计修正中,把修正量中的四元数第三矢量置为零,在磁力计修正中,把修正量中的四元数第一矢量和第二矢量置为零。采用本发明能够获得更为精准的姿态估计信息。
-
公开(公告)号:CN117171492A
公开(公告)日:2023-12-05
申请号:CN202311245306.9
申请日:2023-09-25
Applicant: 北京大学 , 京东方科技集团股份有限公司
Abstract: 本公开提供了一种用于实现离散余弦变换的处理电路、方法和电子设备,其中处理电路包括控制子电路、第一忆阻器阵列、第二忆阻器阵列和减法子电路;控制子电路被配置为:在第一忆阻器阵列中存储离散余弦变换的算子矩阵中的正值元素,在第二忆阻器阵列中存储算子矩阵中的负值元素的绝对值;以及通过输入电路向第一忆阻器阵列和第二忆阻器阵列发送输入信号;第一忆阻器阵列被配置为:接收输入信号,输出第一输出信号;第二忆阻器阵列被配置为:接收输入信号,输出第二输出信号;减法子电路被配置为:根据第一输出信号和第二输出信号获得结果信号;该处理电路能够显著提升离散余弦变换的运算速度,减少数据搬运的能耗。
-
公开(公告)号:CN113155129B
公开(公告)日:2022-07-01
申请号:CN202110359500.4
申请日:2021-04-02
Applicant: 北京大学
Abstract: 本发明提供一种基于扩展卡尔曼滤波的云台姿态估计方法,该方法采用四元数来表示物体当前的姿态,系统状态量包含四元数与角度增量的偏移误差,使用加速度计和磁力计修正角度增量的偏移误差,使得姿态估计更加精确,且将加速计修正与磁力计修正分为两阶段实行,使得加速度计修正与磁力计修正互不干扰,提高姿态估计精确度;在加速度计修正中,把修正量中的四元数第三矢量置为零,在磁力计修正中,把修正量中的四元数第一矢量和第二矢量置为零。采用本发明能够获得更为精准的姿态估计信息。
-
公开(公告)号:CN116368463A
公开(公告)日:2023-06-30
申请号:CN202180003113.5
申请日:2021-10-27
Applicant: 京东方科技集团股份有限公司 , 北京大学
IPC: G06F7/58
Abstract: 本公开提供了一种随机数生成器及随机数生成方法。所述随机数生成器包括:随机数产生电路,用于基于控制字生成脉冲信号,以及根据所述脉冲信号产生随机数信号,所述脉冲信号包括交替出现的第一频率信号和第二频率信号,所述第一频率信号和所述第二频率信号的比例由所述控制字控制;反馈更新电路,用于基于所述随机数产生电路输出的所述随机数信号更新所述控制字。
-
公开(公告)号:CN116208180A
公开(公告)日:2023-06-02
申请号:CN202310192640.6
申请日:2023-02-24
Applicant: 北京大学
Abstract: 本发明提供了一种BCH码高效并行编解码方法,属于存储器和纠错编码领域中的BCH编解码电路实现技术领域。本发明与以往查表法不同的是,对于n位编码字长度、k位数据位、t位纠错能力的(n,k,t)BCH码,本发明只需要存储k个n‑k位校验矩阵列向量的值,通过这k个n‑k位校验矩阵列向量与S伴随式值进行t轮按位异或,由按位异或值得出接收码字所对应的差错图样,并加以纠正。本发明属于硬件层面的编码和译码实现,可在一拍内完成,减少迭代算法带来的多拍译码延时,实现了BCH编译码的并行化,同时简化了编译码过程,实现资源占用的减少。
-
-
-
-
-
-
-
-
-