一种大电流电源电路设计方法
    1.
    发明公开

    公开(公告)号:CN119109322A

    公开(公告)日:2024-12-10

    申请号:CN202411240553.4

    申请日:2024-09-05

    Abstract: 本发明涉及一种大电流电源电路设计方法,属于电路设计领域。本发明的大电流电源电路包括:8相控制器电路、8个集成MOSFET和补偿功能的智能Drmos电路、远端反馈电路。本发明提出一种在6U大小的标准主板上实现单控制器+8相位Drmos的组合电路设计方案,可以有效提高6U主板由于空间较小传统电源设计受限或性能不佳问题。本发明有效减少主板有限的空间面积,有效增加了超电压和超频的能力,保护主板过热问题,提高稳定性,有助于增大转换器带宽能力。

    基于电磁兼容性的开关电源电路的PCB布局布线设计方法

    公开(公告)号:CN119378477A

    公开(公告)日:2025-01-28

    申请号:CN202411473003.7

    申请日:2024-10-22

    Abstract: 本发明涉及一种基于电磁兼容性的开关电源电路的PCB布局布线设计方法,属于PCB设计领域。本发明确定开关电源模块在PCB板上的位置,确定开关电源模块原理框图中的大电流电路,大电流电路是电流转换非常快的环路,最小化环路面积,同时,使用一个地平面连接输入电容、输出电容和稳压器的大功率电流的地,这个地称为大电流地;确定小电流电路,小电流电路要与大电流电路布局时在区域上分开;确定开关电源模块上的发热器件,在布局时考虑器件散热情况。本发明的提高了电磁兼容性,改善了信号完整性,增强了抗干扰能力。

    一种基于6U VPX板卡测试装置
    3.
    发明公开

    公开(公告)号:CN118330433A

    公开(公告)日:2024-07-12

    申请号:CN202410482751.5

    申请日:2024-04-22

    Abstract: 本发明涉及一种基于6U VPX板卡测试装置,属于测试工装技术领域。本发明。本发明的测试装置包括:公用的测试底板、接口板以及KJ30J矩形差分线缆组件。本发明实现了不同功能形态的6U VPX主板测试装置的统一,可以免去对每一功能形态主板进行测试底板新设计。测试底板相同,接口板复用。减少测试底板的重复设计,提高测试装置的通用性和可利用率,降低研发设计周期,节约测试底板的设计时间和研发成本、节约人力投入。本发明在板卡管理与资源整合上有极大的优势。

    一种主板时序控制电路
    4.
    发明公开

    公开(公告)号:CN118226943A

    公开(公告)日:2024-06-21

    申请号:CN202410411496.5

    申请日:2024-04-08

    Abstract: 本发明涉及一种主板时序控制电路,属于计算机技术领域。本发明的主板时序控制电路包括:+12V输入缓起电路、热插拔控制电路和模块电源级联控制电路,其中,模块电源级联控制电路包括:S5域电源控制电路、S3域电源控制电路和S0域电源控制电路。本发明提出一种硬件搭建的主板时序控制电路,本发明通过硬件搭建主板时序控制电路替代CPLD功能,具有降低了主板整体功耗和设计成本,减少了故障风险,同时也减少了板卡的占用面积,增加了元器件使用的灵活性等特点。

    一种基于ARCH模型和卡尔曼滤波器进行数据预测的方法

    公开(公告)号:CN117215887A

    公开(公告)日:2023-12-12

    申请号:CN202311166456.0

    申请日:2023-09-11

    Abstract: 本发明涉及一种基于ARCH模型和卡尔曼滤波器进行数据预测的方法,属于数据预测技术领域。本发明中ARCH模型用于数据波动率预测,卡尔曼滤波器用于对预测结果进行修正,以提高计算机主板关键电流电压数据异常预测的准确性。本发明采用了ARCH模型进行计算机主板关键电流电压的波动率预测,该模型基于对时间序列数据的分析和预测,能够很好地描述数据的波动率和方差,预测结果更加准确。本发明采用卡尔曼滤波器对预测结果进行修正,进一步提高了预测准确度。卡尔曼滤波器可以通过对历史观测值的逐步调整,建立更为精确的状态估计值,并在下一时刻进行预测。

    基于国产化分立元器件的热插拔电路

    公开(公告)号:CN116800250A

    公开(公告)日:2023-09-22

    申请号:CN202310744923.7

    申请日:2023-06-25

    Abstract: 本发明涉及一种基于国产化分立元器件的热插拔电路,属于电路设计领域。本发明的热插拔电路包括:输入滤波电路、开关电路和逻辑门+NMOS控制电路,输入滤波电路的输出端与开关电路的输入端相连接,逻辑门+NMOS控制电路的输出端与开关电路的控制端相连接。本发明由分立器件搭建的模拟电路实现热插拔功能在一定程度上降低成了本,实现国产化。应用于机箱热插拔,可以在开机的情况下做更新或扩容而不影响系统操作,并且在有故障出现时,在不断电的情况下以便系统做故障分析,降低成本提高效率。

    一种基于TCP协议远程更新SoC QSPI Flash的方法

    公开(公告)号:CN119854278A

    公开(公告)日:2025-04-18

    申请号:CN202411688359.2

    申请日:2024-11-25

    Abstract: 本发明涉及一种基于TCP协议远程更新SoC QSPI Flash的方法,属于FPGA和软件技术领域。本发明接收端的ZYNQ SoC作为服务端,发送端作为客户端将BOOT.bin文件数据上传给服务端;当客户端传输文件完成后,客户端向服务端发送更新命令,服务端接收到更新命令后启动更新,将文件数据写入到QSPI中;服务端将写入到QSPI中的数据读出以进行校验,校验成功后ZYNQ就可以重新以QSPI启动的方式启动,完成远程更新。本发明使用rawAPI用户编程接口实现相关功能,该技术可以实现无需外接JTAG即可完成QSPI Flash中BOOT文件的更新升级的效果,同时EDA软件提供的LWIP协议栈缩短了相关功能的开发周期。

    一种主板散热器设计方法
    8.
    发明公开

    公开(公告)号:CN119057166A

    公开(公告)日:2024-12-03

    申请号:CN202411240745.5

    申请日:2024-09-05

    Abstract: 本发明涉及一种主板散热器设计方法,属于热设计领域。本发明的散热器包括:散热器中框、超薄真空腔均温板和紫铜鳍片;该散热器由上到下包括:紫铜鳍片、超薄真空腔均温板和散热器中框;在散热器中框上采用低温钎焊的方式焊接紫铜鳍片和超薄真空腔均温板;散热器中框的下方设置有第一导热凸台,超薄真空腔均温板与散热器中框钎焊后,超薄真空腔均温板与第一导热凸台连成一体。本发明具有降低主板上热耗传递过程中的热阻,增加散热器的散热面积,减少故障风险,同时也增加主板电路的元器件使用的灵活性等特点。

    基于飞腾D2000大容量内存设计电路

    公开(公告)号:CN116775551A

    公开(公告)日:2023-09-19

    申请号:CN202310614125.2

    申请日:2023-05-29

    Abstract: 本发明涉及一种基于飞腾D2000大容量内存设计电路,属于计算机主板硬件设计领域。采用基于飞腾D2000处理器,双RANKDDR4颗粒硬件设计,本发明克服了原理图设计及PCBlayout的相关问题,保证了DDR的信号的完整性,保证了数据传输速率,并且调整了计算机主板固件相关参数以适配当前硬件状态。本发明在原有硬件设计下进行改版设计,达到内存容量倍增的效果。该双RANK内存模块设计可通用于其他可支持双RANK、且支持该DDR颗粒型号的国产化处理器上。这部分的硬件设计电路图和PCBlayout可做为经典电路进行固化,在其他有同样需求的场景直接进行移植。

    一种基于国产化计算机的自动化部署和功能验证方法

    公开(公告)号:CN116775055A

    公开(公告)日:2023-09-19

    申请号:CN202310614281.9

    申请日:2023-05-29

    Abstract: 本发明涉及一种基于国产化计算机的自动化部署和功能验证方法,属于软件测试领域。本发明为被测主板安装操作系统,通过自动运行安装结束命令来执行软件安装、系统配置和环境备份,被测主板通过自动运行命令,自动生成测试项文件以及测试脚本,并从服务端下载对应测试软件工具并安装,被测主板按照测试脚本中的命令,每执行完一项命令,被测主板会将测试结果重定向到文件并保存到测试结果文件夹下,被测主板在所有测试项都测试完毕之后,通过IPMI协议发消息给服务端告知测试完毕,服务端进行读取所有测试结果,保存到本地并进行大数据分析,最终生成一份带有分析结果的报告发送到测试人员邮箱。本发明实现了完全替代人工测试国产化计算机。

Patent Agency Ranking