-
公开(公告)号:CN118694878A
公开(公告)日:2024-09-24
申请号:CN202410729386.3
申请日:2024-06-06
Applicant: 北京计算机技术及应用研究所
Abstract: 本发明涉及一种基于FPGA的DP转HDMI高速接口转换系统和方法,属于视频转换技术领域。本发明的系统包括:Microblaze处理器模块、AXI_Interconnect1IP核、AXI_Interconnect2IP核、DPVideo PHY Controller模块、DisplayPortRX Subsystem模块、音频流数据处理模块、视频流数据处理模块、Video TPG IP核、HDMI Transmitter Subsystem模块、HDMIVideo PHY Controller模块、DDR3总线控制模块以及中断处理模块。本发明实现DP1.2的接口视频转换到HDMI2.0接口进行视频显示,本发明的方法工作稳定,达到预期速率,误码率小,可以达到替代专用ASIC芯片的要求,满足DP转HDMI的高速接口转换技术国产化的需求。
-
公开(公告)号:CN118606249A
公开(公告)日:2024-09-06
申请号:CN202410780144.7
申请日:2024-06-17
Applicant: 北京计算机技术及应用研究所
Abstract: 本发明涉及一种基于FPGA的SPI控制器的设计方法,属于总线控制领域。本发明在FPGA中设计如下模块:PCIe接口控制模块、数据缓存模块和SPI控制器模块;所述PCIe接口控制模块,用于传输固件数据,通过PCIe接口实现上位机与FPGA之间的PCIe接口通信,包括IP核、相关驱动和上位机软件,所述数据缓存模块,用于固件数据的缓存和接口速率匹配,包括自定义的FDMA IP核和FIFO,所述SPI控制器模块,用于使用Veri log语言实现相关SPI控制逻辑设计。本发明提出将设计的SPI控制器应用于现有通用FPGA系统中,可实现基于该SPI控制器的固件烧录、在线升级等操作。
-
公开(公告)号:CN117221652A
公开(公告)日:2023-12-12
申请号:CN202311249070.6
申请日:2023-09-26
Applicant: 北京计算机技术及应用研究所
IPC: H04N21/44 , H04N21/433 , H04N21/443
Abstract: 本发明涉及一种基于Vivado HLS的图像叠加显示方法,属于FPGA和软件技术领域。本发明使用Vivado HLS设计实现了两路实时视频流的叠加:其中第一路待处理的视频流为直接输入的视频流,第二路待处理的视频流存储在存储器中,视频处理模块在进行处理时从存储器中读出第二路视频数据与第一路输入的视频流运算叠加生成一路视频流,两路视频流的叠加为透明度的叠加显示。本发明提升了整体设计效率,能将更多时间集中在创建更高层次的高效设计上,实现更全面的验证覆盖范围。
-
公开(公告)号:CN116594941A
公开(公告)日:2023-08-15
申请号:CN202310215121.7
申请日:2023-03-01
Applicant: 北京计算机技术及应用研究所
Abstract: 本发明涉及一种基于FPGA的PCIe与SRIO总线桥接系统,属于计算机系统设计领域。本发明的系统可以替代TSI721在计算机系统中的应用。本发明通过采用XDMAIP核简化了FPGA端的PCIe逻辑设计,使用AXI‑Interconnect将XDMA IP核与DDR连接,可以实现XDMA与DDR之间的数据交互。此设计不需要FPGA在逻辑层面操作完成PCIe的相关的逻辑设计,极大的精简了逻辑代码,缩短了开发周期。同时,采用AXI4总线读取内存地址空间的方法,实现用户读写DDR数据的逻辑,该方法使用灵活,设计相对简单。
-
公开(公告)号:CN119854278A
公开(公告)日:2025-04-18
申请号:CN202411688359.2
申请日:2024-11-25
Applicant: 北京计算机技术及应用研究所
IPC: H04L67/00 , G06F8/65 , H04L67/01 , H04L69/163
Abstract: 本发明涉及一种基于TCP协议远程更新SoC QSPI Flash的方法,属于FPGA和软件技术领域。本发明接收端的ZYNQ SoC作为服务端,发送端作为客户端将BOOT.bin文件数据上传给服务端;当客户端传输文件完成后,客户端向服务端发送更新命令,服务端接收到更新命令后启动更新,将文件数据写入到QSPI中;服务端将写入到QSPI中的数据读出以进行校验,校验成功后ZYNQ就可以重新以QSPI启动的方式启动,完成远程更新。本发明使用rawAPI用户编程接口实现相关功能,该技术可以实现无需外接JTAG即可完成QSPI Flash中BOOT文件的更新升级的效果,同时EDA软件提供的LWIP协议栈缩短了相关功能的开发周期。
-
公开(公告)号:CN119057166A
公开(公告)日:2024-12-03
申请号:CN202411240745.5
申请日:2024-09-05
Applicant: 北京计算机技术及应用研究所
Abstract: 本发明涉及一种主板散热器设计方法,属于热设计领域。本发明的散热器包括:散热器中框、超薄真空腔均温板和紫铜鳍片;该散热器由上到下包括:紫铜鳍片、超薄真空腔均温板和散热器中框;在散热器中框上采用低温钎焊的方式焊接紫铜鳍片和超薄真空腔均温板;散热器中框的下方设置有第一导热凸台,超薄真空腔均温板与散热器中框钎焊后,超薄真空腔均温板与第一导热凸台连成一体。本发明具有降低主板上热耗传递过程中的热阻,增加散热器的散热面积,减少故障风险,同时也增加主板电路的元器件使用的灵活性等特点。
-
-
-
-
-