-
公开(公告)号:CN113626362A
公开(公告)日:2021-11-09
申请号:CN202110766372.5
申请日:2021-07-07
Applicant: 北京控制与电子技术研究所
Abstract: 本发明公开了一种基于双口RAM的CPCI总线与控制电路通信接口,包括:CPCI总线桥接芯片、上位机处理器、下位机处理器、双口RAM模块、上位机控制模块、下位机应答模块和下位机执行模块;上位机控制模块向双口RAM模块下行命令存储区写入控制命令,然后读取双口RAM模块上行命令应答存储区与上行数据存储区的数据,根据读取的结果继续向双口RAM模块下行命令存储区写入控制命令,依次循环执行;下位机应答模块的工作过程与上位机控制模块相似。上位机控制模块、下位机应答模块与下位机执行模块按照通信规则在双口RAM模块规定存储区进行数据读写通信。本发明避免了读写冲突,减轻通信负担,实现快速实时数据交换。
-
公开(公告)号:CN109491959A
公开(公告)日:2019-03-19
申请号:CN201811262564.7
申请日:2018-10-27
Applicant: 北京控制与电子技术研究所
IPC: G06F15/78
Abstract: 本发明公开一种可编程逻辑器件配置器,包括:微控制器接口模块(1)、工作寄存器阵列模块(2)、程序存储器接口模块(3)和配置时序生成器模块(4),能够将x80系列微控制器、通用Flash型程序存储器和美国Xilinx公司Artix7/Kintex7/Virtex7系列可编程逻辑器件无缝连接在一起,构成一种并行高速可编程逻辑器件从SelectMap配置电路,在用户系统上电复位后,能够直接完成用户系统相应可编程逻辑器件“上电复位程序加载”功能;并且在用户系统正常工作过程中,由用户系统自主控制,完成相应可编程逻辑器件“在线程序加载和功能重置”功能,实现相应可编程逻辑器件“目标代码在线更新”功能。
-
公开(公告)号:CN110166649A
公开(公告)日:2019-08-23
申请号:CN201910527372.2
申请日:2019-06-18
Applicant: 北京控制与电子技术研究所
IPC: H04N5/21
Abstract: 本发明公开了一种基于FPGA的图像消旋器,包括:图像接收模块(1)、图像缓存模块(3)、指令接收模块(3)、图像消旋处理模块(4)、图像输出模块(5)。图像接收模块(1)与探测器通讯实现图像数据接收,图像缓存模块(2)用于缓存接收的图像数据,指令接收模块(3)接收惯组设备输出的姿态信息,计算出成像时探测器的摆动角度,图像消旋处理模块(4)根据角度信息以及图像数据进行消旋处理,图像输出模块(5)将图像消旋处理的结果形成图像并输出。本发明用于解决影像画面连续摆动造成的观赏晕眩问题。
-
公开(公告)号:CN109491959B
公开(公告)日:2023-03-21
申请号:CN201811262564.7
申请日:2018-10-27
Applicant: 北京控制与电子技术研究所
IPC: G06F15/78
Abstract: 本发明公开一种可编程逻辑器件配置器,包括:微控制器接口模块(1)、工作寄存器阵列模块(2)、程序存储器接口模块(3)和配置时序生成器模块(4),能够将x80系列微控制器、通用Flash型程序存储器和美国Xilinx公司Artix7/Kintex7/Virtex7系列可编程逻辑器件无缝连接在一起,构成一种并行高速可编程逻辑器件从SelectMap配置电路,在用户系统上电复位后,能够直接完成用户系统相应可编程逻辑器件“上电复位程序加载”功能;并且在用户系统正常工作过程中,由用户系统自主控制,完成相应可编程逻辑器件“在线程序加载和功能重置”功能,实现相应可编程逻辑器件“目标代码在线更新”功能。
-
公开(公告)号:CN114048158A
公开(公告)日:2022-02-15
申请号:CN202111188758.9
申请日:2021-10-12
Applicant: 北京控制与电子技术研究所
IPC: G06F13/20
Abstract: 本发明公开了一种基于用户命令的通用GPIO端口控制器,包括:微控制器接口模块(1)、工作寄存器阵列模块(2)、命令解析与执行模块(3)和输入/输出GPIO端口控制模块(4),将指定GPIO端口的信号传输方向设置成输入或者输出,或者将指定的数个GPIO端口设置成指定的电平状态,也能够接收x80系列微控制器发出的端口电平操作用户命令,将指定的单个输入/输出GPIO端口设置成指定的电平状态,还能够将输入/输出GPIO端口当前的电平状态反馈给x80系列微控制器,供用户系统查询和使用。本发明丰富了用户系统的功能,提高了用户系统操作使用GPIO端口的灵活性。
-
公开(公告)号:CN110244620A
公开(公告)日:2019-09-17
申请号:CN201910526726.1
申请日:2019-06-18
Applicant: 北京控制与电子技术研究所
IPC: G05B19/042
Abstract: 本发明公开一种基于FPGA的集成化数字配电控制器,包括:串口接收发送模块(1)、数据解析模块(2)、串口数据应答模块(3)、开关控制模块(4)、开关量监视模块(5)、模拟量采集模块(6)和复位控制模块(7);通过RS422接口接收来自飞行控制装置的供配电指令,并在FPGA中进行指令译码与解析,执行相应的供配电操作;同时,控制器具备状态回读与实时监视的功能;本发明提高了控制系统供配电集成化程度,减少系统电磁干扰,并有效降低重量、体积和成本。
-
-
-
-
-