一种带冷备份功能的轨到轨总线保持电路

    公开(公告)号:CN111049513B

    公开(公告)日:2023-08-08

    申请号:CN201911206725.5

    申请日:2019-11-29

    Abstract: 本发明涉及一种带冷备份功能的轨到轨总线保持电路,包括数据传输反相器电路,信号保持作用的弱反相器电路,防止信号线到电源漏电的漏电控制电路,栅电压控制电路,电源电压监控信号产生电路。本发明用途是一、电路结构具有总线保持功能;二、总线保持电平可达到电源电平;三、端口具有冷备份功能,即电路电源电压为零时,端口对电源或地为高阻状态;四、处于冷备份状态时,如果端口所接总线信号为高低变化信号,不存在端口对电源或地的漏电通路,保证端口与总线的隔离。

    一种低潜通CMOS三态输出电路

    公开(公告)号:CN107147388B

    公开(公告)日:2020-10-16

    申请号:CN201710265919.7

    申请日:2017-04-21

    Abstract: 本发明公开了一种低潜通CMOS三态输出电路,包括输出驱动管栅端控制电路,防止栅端通过前级缓冲器对电源端漏电的传输门逻辑电路,阱电位偏置电路,阱偏置管栅电压控制电路以及输出驱动电路。本发明用途是一、电路上电后具有三态输出功能;二、电路输出端口具有冷备份功能,即电路电源电压为零时,端口对电源或地为高阻状态;三、电源电压下降过程中,电路输出端对电源或地为高阻,即保证输出端与总线的隔离,如果总线信号为高电平,不存在输出端口对电源或地端的漏电通路,电路可由正常上电状态切换至冷备份工作状态;四、处于冷备份状态时,如果输出端口所接总线信号为高低变化信号,不存在端口对电源或地的漏电通路,保证输出端口与总线的隔离。

    一种低潜通CMOS三态输出电路

    公开(公告)号:CN107147388A

    公开(公告)日:2017-09-08

    申请号:CN201710265919.7

    申请日:2017-04-21

    Abstract: 本发明公开了一种低潜通CMOS三态输出电路,包括输出驱动管栅端控制电路,防止栅端通过前级缓冲器对电源端漏电的传输门逻辑电路,阱电位偏置电路,阱偏置管栅电压控制电路以及输出驱动电路。本发明用途是一、电路上电后具有三态输出功能;二、电路输出端口具有冷备份功能,即电路电源电压为零时,端口对电源或地为高阻状态;三、电源电压下降过程中,电路输出端对电源或地为高阻,即保证输出端与总线的隔离,如果总线信号为高电平,不存在输出端口对电源或地端的漏电通路,电路可由正常上电状态切换至冷备份工作状态;四、处于冷备份状态时,如果输出端口所接总线信号为高低变化信号,不存在端口对电源或地的漏电通路,保证输出端口与总线的隔离。

    一种带冷备份功能的轨到轨总线保持电路

    公开(公告)号:CN111049513A

    公开(公告)日:2020-04-21

    申请号:CN201911206725.5

    申请日:2019-11-29

    Abstract: 本发明涉及一种带冷备份功能的轨到轨总线保持电路,包括数据传输反相器电路,信号保持作用的弱反相器电路,防止信号线到电源漏电的漏电控制电路,栅电压控制电路,电源电压监控信号产生电路。本发明用途是一、电路结构具有总线保持功能;二、总线保持电平可达到电源电平;三、端口具有冷备份功能,即电路电源电压为零时,端口对电源或地为高阻状态;四、处于冷备份状态时,如果端口所接总线信号为高低变化信号,不存在端口对电源或地的漏电通路,保证端口与总线的隔离。

Patent Agency Ranking