一种自检测模数转换器误码率测试方法及测试系统

    公开(公告)号:CN114268319A

    公开(公告)日:2022-04-01

    申请号:CN202111164047.8

    申请日:2021-09-30

    Abstract: 本发明涉及一种自检测模数转换器误码率测试方法及测试系统,该系统采用电源分析仪为待测模数转换器芯片以及其他器件提供电源信号;工控机通过配置模块将待测模数转换器芯片配置指令按照待测模数转换器芯片所要求的配置时序写入待测模数转换器芯片中;UPS运行监控模块,监测测试评估板上待测模数转换器芯片各供电电源电压,如果任一供电电源电压的抖动大于预设阈值,反馈电源“无效”状态信息给工控机;反之,反馈电源“有效”状态信息给工控机;工控机,当电源处于“有效”状态时,则根据采集运算模块上传的数据进行误码率统计,否则,丢弃采集运算模块上传的数据,直到参与误码率统计的总数据量达到要求或误码率已超出阈值后,停止误码率测试。

    一种多路时域交织数据转换器的前台时间误差校正电路

    公开(公告)号:CN112564703A

    公开(公告)日:2021-03-26

    申请号:CN202011529532.6

    申请日:2020-12-22

    Abstract: 本发明公开了一种多路时域交织数据转换器的前台时间误差校正电路,降采样通道数据抽取电路可将信号传输数据降低至通道采样速率,抽取数据通过过零点检测电路判断每相邻通道转换数据之间是否存在过零点,预归一电路可去掉通道间的非差异部分,留下通道间差异信息作为通道间时间误差信息。误差信息经累加器和步长调节电路收敛至通道时间误差值后经泰勒一阶展开校正电路对含有通道时间误差的原始转换信号进行校正。且本结构增加了均方差检测电路,以判断电路是否收敛到可靠精度。本发明采用过零点统计技术,且可根据实际情况调节步长参数,平衡收敛时间和收敛精度,增加校正系统灵活性,实现了多通道时域交织转换器通道时间误差校正。

    一种自检测模数转换器误码率测试方法及测试系统

    公开(公告)号:CN114268319B

    公开(公告)日:2024-04-02

    申请号:CN202111164047.8

    申请日:2021-09-30

    Abstract: 本发明涉及一种自检测模数转换器误码率测试方法及测试系统,该系统采用电源分析仪为待测模数转换器芯片以及其他器件提供电源信号;工控机通过配置模块将待测模数转换器芯片配置指令按照待测模数转换器芯片所要求的配置时序写入待测模数转换器芯片中;UPS运行监控模块,监测测试评估板上待测模数转换器芯片各供电电源电压,如果任一供电电源电压的抖动大于预设阈值,反馈电源“无效”状态信息给工控机;反之,反馈电源“有效”状态信息给工控机;工控机,当电源处于“有效”状态时,则根据采集运算模块上传的数据进行误码率统计,否则,丢弃采集运算模块上传的数据,直到参与误码率统计的总数据量达到要求或误码率已超出阈值后,停止误码率测试。

    一种高速高精度模数转换器片间同步性能检测系统及方法

    公开(公告)号:CN115356616A

    公开(公告)日:2022-11-18

    申请号:CN202210901130.7

    申请日:2022-07-28

    Abstract: 一种高速高精度模数转换器片间同步性能检测系统及方法,核心在于FPGA模块接收上位机的采集控制信号,控制四片ADC同时采集同步输入的模拟正弦信号,波形数据上传上位机进行FFT及相位计算,记录信噪比参数值及其与校准ADC之间的相位差并使之与芯片编号对应,待整批次芯片测试完后,对二维数据点集合聚类分析,确定二维数据点集合的最终聚类中心K1与K2,再根据工程实际需求确定相位差距离值D和SNR最小值,计算筛选出与最终聚类中心K1距离小于D且SNR高于最小值要求的二维数据点,通过二维数据点与芯片编号一一对应的关系从整个批次中进行分拣,最终获得两个子批次,每个子批次内的芯片同步性能及SNR指标均能满足指定的工程实际需求,至此完成检测。

    一种多路时域交织数据转换器的前台时间误差校正电路

    公开(公告)号:CN112564703B

    公开(公告)日:2023-08-29

    申请号:CN202011529532.6

    申请日:2020-12-22

    Abstract: 本发明公开了一种多路时域交织数据转换器的前台时间误差校正电路,降采样通道数据抽取电路可将信号传输数据降低至通道采样速率,抽取数据通过过零点检测电路判断每相邻通道转换数据之间是否存在过零点,预归一电路可去掉通道间的非差异部分,留下通道间差异信息作为通道间时间误差信息。误差信息经累加器和步长调节电路收敛至通道时间误差值后经泰勒一阶展开校正电路对含有通道时间误差的原始转换信号进行校正。且本结构增加了均方差检测电路,以判断电路是否收敛到可靠精度。本发明采用过零点统计技术,且可根据实际情况调节步长参数,平衡收敛时间和收敛精度,增加校正系统灵活性,实现了多通道时域交织转换器通道时间误差校正。

Patent Agency Ranking