基于FPGA和ARM硬件平台的大屏拼接同步显示方法

    公开(公告)号:CN115695880A

    公开(公告)日:2023-02-03

    申请号:CN202110832510.5

    申请日:2021-07-22

    Abstract: 本申请提供一种基于FPGA和ARM硬件平台的大屏拼接同步显示方法。所述方法包括:定时将非基准ARM平台生成的行场同步信号与基准ARM平台生成的基准行场同步信号进行时序对齐,使得基准FPGA平台和各个非基准FPGA平台获取输入视频后,同时输出目标信号,利用非基准ARM平台定时判断当前目标信号与当前基准目标信号的帧偏差,并驱动非基准FPGA平台对中间信号进行帧率调节,使得各个非基准FPGA平台对应的显示设备与基准FPGA平台对应的显示设备之间实现画面同步显示。如此,本申请利用ARM平台进行校时,可靠性较高,整个大屏拼接同步显示过程的逻辑实现较为简单,成本也较低。

    一种大屏显示控制和拼接同步系统

    公开(公告)号:CN117880438A

    公开(公告)日:2024-04-12

    申请号:CN202410168396.4

    申请日:2024-02-05

    Abstract: 本申请公开了一种大屏显示控制和拼接同步系统,涉及视频显示控制技术领域,该系统包括前级设备和多个后级设备,前级设备和多个后级设备通过基带信号线连接;其中,前级设备用于采集信源设备输出的画面并水平裁剪为与前级设备输出通道数量相同的画面,然后分别存入到对应的缓冲区中等待场同步信号的到来,当检测到场同步信号后,将缓冲区中的画面输出给后级设备;后级设备接收到画面后,根据时钟缓冲器的时钟将画面垂直裁剪为与后级设备的输出通道数量相同的画面,并输出至大屏的每个显示设备上。本申请可以根据使用场景灵活的配置后级设备,从而对接现场显示设备,且能够在保证画面质量没有任何损伤的前提下达到极致的同步效果。

Patent Agency Ranking