-
公开(公告)号:CN105059329A
公开(公告)日:2015-11-18
申请号:CN201510468313.4
申请日:2015-08-03
Applicant: 北京全路通信信号研究设计院有限公司
Abstract: 本发明提供的基于CBTC系统下进路控制方法及相关设备,在接收到ZC发送的信号机跨越信息,且进路的始端信号机正常关闭后,对进路进行进路解锁。其信息发送时机排除非CBTC级别列车未跨越始端信号机的情况,这样在非CBTC级别列车未跨越始端信号机的情况下,CI系统不会随进路内列车的前行对进路执行进路解锁,提高系统的安全性。并且移动授权的终点不能越过始端信号机,且CI系统在正常关闭进路的始端信号机并接收到信号机跨越信息的情况下对进路进行进路解锁,这样执行进路解锁的进路不会为始端信号机外方的列车开放,使得始端信号机外方的列车不会误进入为其他列车开放的进路,提高系统可用性。
-
公开(公告)号:CN105059329B
公开(公告)日:2017-03-08
申请号:CN201510468313.4
申请日:2015-08-03
Applicant: 北京全路通信信号研究设计院有限公司
Abstract: 本发明提供的基于CBTC系统下进路控制方法及相关设备,在接收到ZC发送的信号机跨越信息,且进路的始端信号机正常关闭后,对进路进行进路解锁。其信息发送时机排除非CBTC级别列车未跨越始端信号机的情况,这样在非CBTC级别列车未跨越始端信号机的情况下,CI系统不会随进路内列车的前行对进路执行进路解锁,提高系统的安全性。并且移动授权的终点不能越过始端信号机,且CI系统在正常关闭进路的始端信号机并接收到信号机跨越信息的情况下对进路进行进路解锁,这样执行进路解锁的进路不会为始端信号机外方的列车开放,使得始端信号机外方的列车不会误进入为其他列车开放的进路,提高系统可用性。
-
公开(公告)号:CN101876928B
公开(公告)日:2012-07-25
申请号:CN200910237497.8
申请日:2009-11-13
Applicant: 北京全路通信信号研究设计院有限公司
Abstract: 本发明实施例公开了一种二乘二取二系统的同步方法,系统具有相同的两个系,每个系中的两个进行相同动作的CPU均设有内部定时器,作为执行任务的计时时钟,两个CPU通过系内通讯单元进行通讯且分别通过相连的计时器执行复位指令,并配合可产生高频脉冲信号的公共时钟源控制系内两个CPU的同步;同时,所述两个系之间进行系间通讯,将主系的CPU同步数据传输至从系,进行主系和从系之间的同步控制,同时本发明还公开了与方法对应的设备,综上所述,由于系统内每个CPU均具有独立的内部时钟和每系均设有的外部定时器的配合,有效地避免了现有技术中由于共用时钟所造成的共模错误以及实现了系内两个CPU可采用不同软件实现同一功能的软件方面的相异性。
-
公开(公告)号:CN101694574B
公开(公告)日:2012-07-18
申请号:CN200910236001.5
申请日:2009-10-15
Applicant: 北京全路通信信号研究设计院有限公司
IPC: G05B19/04 , G05B19/048 , H02M3/155
Abstract: 本发明公开了一种双端控制驱动电路,包括第一中央处理器、第二中央处理器、变压器和整流器,还包括:驱动电路:用于接收所述第一中央处理器和所述第二中央处理器的驱动信号,当第一中央处理器和所述第二中央处理器同时输出有效驱动信号时,输出有效负载驱动电压到后级电路。从上述技术方案可以看出,本发明增加了驱动电路,该驱动电路接收所述第一中央处理器和所述第二中央处理器的驱动信号,当第一中央处理器和所述第二中央处理器同时输出有效驱动信号时,输出有效负载驱动电压到后级电路。保证了第一中央处理器和第二中央处理器只有在同时输出有效地信号时才能为后续负载提供驱动电路。
-
公开(公告)号:CN102275598A
公开(公告)日:2011-12-14
申请号:CN201110124943.1
申请日:2011-05-16
Applicant: 北京全路通信信号研究设计院有限公司
IPC: B61L19/06
CPC classification number: B61L15/0027 , B61L19/06 , B61L27/0038 , B61L2027/0044
Abstract: 本发明提供一种支持C3系统的计算机联锁系统及联锁控制方法,其中,系统包括:人机界面模块、联锁逻辑模块、输入输出模块和电源模块,所述联锁逻辑模块分别与所述人机界面模块和输入输出模块连接,用于根据人机界面模块的输入信息生成控制输出信号,并将控制输出信号发送至输入输出模块,以使得所述输入输出模块根据所述控制输出信号控制现场设备操作;电源模块分别与所述人机界面模块、联锁逻辑模块和输入输出模块连接;还包括:列控接口模块,所述列控接口模块的一端与所述联锁逻辑模块连接,另一端与列控设备连接,用于实现所述联锁逻辑模块和列控设备之间的通信交互。本发明实现了计算机联锁系统与CTCS-3级列控系统的功能支持。
-
-
-
-