一种二乘二取二主备控制切换系统和方法

    公开(公告)号:CN101694588B

    公开(公告)日:2012-04-18

    申请号:CN200910235437.2

    申请日:2009-10-14

    CPC classification number: Y02P90/02

    Abstract: 本发明公开一种二乘二取二主备控制切换系统,包括:本系通信模块,用于第一CPU获取所述第二CPU中的运行状态数据;系间通信模块,用于第一CPU获取另一系的系间通信模块所传输的另一系第一CPU的运行状态数据;所述第一CPU,用于接收同一计算周期内系间通信模块传送的数据,并校验接收的数据,并输出数据;计算第一CPU本系运行状态数据和所述输出数据,得到本系预控制状态;接收本系通讯模块传送的所述第二CPU计算得到的预控制状态数据并校验,并将校验后的数据与所述第一CPU的预控制状态比较和计算,生成目标控制结果;根据所述结果进行状态切换。本发明还公开了与所述系统对应的方法,实现了减少现有技术中由于判决模块故障而产生的误动作和系统内传输数据的误码率。

    一种二乘二取二系统的同步方法和设备

    公开(公告)号:CN101876928B

    公开(公告)日:2012-07-25

    申请号:CN200910237497.8

    申请日:2009-11-13

    Abstract: 本发明实施例公开了一种二乘二取二系统的同步方法,系统具有相同的两个系,每个系中的两个进行相同动作的CPU均设有内部定时器,作为执行任务的计时时钟,两个CPU通过系内通讯单元进行通讯且分别通过相连的计时器执行复位指令,并配合可产生高频脉冲信号的公共时钟源控制系内两个CPU的同步;同时,所述两个系之间进行系间通讯,将主系的CPU同步数据传输至从系,进行主系和从系之间的同步控制,同时本发明还公开了与方法对应的设备,综上所述,由于系统内每个CPU均具有独立的内部时钟和每系均设有的外部定时器的配合,有效地避免了现有技术中由于共用时钟所造成的共模错误以及实现了系内两个CPU可采用不同软件实现同一功能的软件方面的相异性。

    一种双端控制驱动电路
    3.
    发明授权

    公开(公告)号:CN101694574B

    公开(公告)日:2012-07-18

    申请号:CN200910236001.5

    申请日:2009-10-15

    Abstract: 本发明公开了一种双端控制驱动电路,包括第一中央处理器、第二中央处理器、变压器和整流器,还包括:驱动电路:用于接收所述第一中央处理器和所述第二中央处理器的驱动信号,当第一中央处理器和所述第二中央处理器同时输出有效驱动信号时,输出有效负载驱动电压到后级电路。从上述技术方案可以看出,本发明增加了驱动电路,该驱动电路接收所述第一中央处理器和所述第二中央处理器的驱动信号,当第一中央处理器和所述第二中央处理器同时输出有效驱动信号时,输出有效负载驱动电压到后级电路。保证了第一中央处理器和第二中央处理器只有在同时输出有效地信号时才能为后续负载提供驱动电路。

Patent Agency Ranking