一种时域P1码信号产生方法

    公开(公告)号:CN115267697B

    公开(公告)日:2024-12-13

    申请号:CN202210738931.6

    申请日:2022-06-24

    Abstract: 本发明公开一种时域P1码信号产生方法。该方法包括步骤:P1码相位产生以及频率控制字查找表;对四分之一周期的余弦信号进行满足使用要求点数的采样处理得到相应点数的余弦信号查找表;对P1码字系数进行整数量化;现场可编程门阵列(FieldProgrammableGateArray‑FPGA)根据P1码相位产生公式生成频率控制字查找表地址;直接数字式频率合成DDS根据频率控制字生成P1码信号。本发明实现了基于现场可编程门阵列(FieldProgrammableGateArray‑FPGA)的P1码信号的实时产生。

    一种时域P1码信号产生方法

    公开(公告)号:CN115267697A

    公开(公告)日:2022-11-01

    申请号:CN202210738931.6

    申请日:2022-06-24

    Abstract: 本发明公开一种时域P1码信号产生方法。该方法包括步骤:P1码相位产生以及频率控制字查找表;对四分之一周期的余弦信号进行满足使用要求点数的采样处理得到相应点数的余弦信号查找表;对P1码字系数进行整数量化;现场可编程门阵列(FieldProgrammableGateArray‑FPGA)根据P1码相位产生公式生成频率控制字查找表地址;直接数字式频率合成DDS根据频率控制字生成P1码信号。本发明实现了基于现场可编程门阵列(FieldProgrammableGateArray‑FPGA)的P1码信号的实时产生。

    一种智能液压缓冲器及缓冲方法

    公开(公告)号:CN112747073A

    公开(公告)日:2021-05-04

    申请号:CN202011457858.2

    申请日:2020-12-10

    Abstract: 本发明公开了一种智能液压缓冲器,包括受撞头、设在受撞头上的柱塞杆、套设在柱塞杆上的复位弹簧、与柱塞杆连接的缓冲器本体、设在缓冲器本体上的控制模块,控制模块包括控制模块的壳体、与控制模块的壳体连接的控制模块的电源和/或通信线缆、设在控制模块上的智能处理子模块、设在智能处理子模块上的振动传感器、与控制模块连接的步进电机,步进电机的输出轴与缓冲器本体上的传动轴连接,智能处理子模块上能够集成振动传感器,缓冲器本体包含外壳和内缸筒,本发明还提供一种智能液压缓冲器的缓冲方法,本发明通过在缓冲器的外壳、内缸筒和柱塞杆上设置碰撞溃缩引导结构,结构简单,实施成本较低。

    一种多层级雷达信号开集识别方法、装置、设备及介质

    公开(公告)号:CN118312811A

    公开(公告)日:2024-07-09

    申请号:CN202410357526.9

    申请日:2024-03-27

    Abstract: 本发明公开了一种多层级雷达信号开集识别方法、装置、设备及介质,涉及雷达信号识别技术领域,包括:获取雷达信号时域波形数据;将雷达信号进行MSST时频变换得到时频图像;构建已知雷达信号数据集,利用SVM分类器进行预训练;将包含若干未知雷达信号的测试集通过分类器进行判决以识别已知类信号和未知信号;利用k‑means聚类算法对未知雷达信号进一步划分与识别;将确定的未知类信号添加到已知雷达数据集,以提升雷达开集识别方法的有效性和可靠性。采用本发明的技术方法,在准确识别已知雷达信号的基础上,结合无监督聚类方法对未知雷达信号进行识别,有效提高了雷达信号开集识别方法有效性和普适性。

    一种微型器件转移方法及装置

    公开(公告)号:CN114390886B

    公开(公告)日:2024-01-30

    申请号:CN202111651933.3

    申请日:2021-12-30

    Abstract: 本发明公开了一种微型器件转移方法及装置;具体提出了新的微型电子器件的转移方法和实现装置,该方法突破了SMT技术从上向下贴装元器件的常规,改为从下向上贴装。即将线路板贴装面朝下放置,微型器件先行放置在托盘上,SMT的机械手拾取托盘及其上器件,移动到待贴装位置的下方,举升托盘直至托盘上的器件附着在线路板上,周而复始。由于采用批处理的方式,所述方法及装置特别适合巨量微型器件如miniLED或microLED屏生产中的转移工序。

    一种基于GPU异构并行加速的WVD时频分析实现方法

    公开(公告)号:CN117194005A

    公开(公告)日:2023-12-08

    申请号:CN202310717575.4

    申请日:2023-06-15

    Abstract: 本发明提供了一种基于GPU异构并行加速的WVD时频分析实现方法,包括如下步骤:将CPU中获取的非平稳信号数据拷贝至GPU显存空间中;对核函数进行线程数量的分配,在GPU中执行并行计算瞬时相关函数的核函数;在GPU中借助CUFFT库函数完成多行数据的FFT并行计算得到GPU加速后的WVD时频分析输出结果,并传回CPU中。本发明实现了基于GPU异构并行加速的WVD时频分析的快速计算,可以对雷达信号和其他非平稳信号进行快速的参数分析。

    基于多头注意力机制的LSTM网络的雷达信号识别方法

    公开(公告)号:CN114527441A

    公开(公告)日:2022-05-24

    申请号:CN202210026583.X

    申请日:2022-01-11

    Abstract: 本发明提供了一种基于多头注意力机制的LSTM网络的雷达信号识别方法,其特征在于:所述识别方法包括如下步骤:S1、生成数据集,数据集中的多种典型雷达信号作为LSTM网络的训练及测试用;S2、对产生的数据集信号进行预处理;S3、构建LSTM网络,设置LSTM网络参数;S4、将数据集信号序列的训练样本数据输入至步骤S3的LSTM网络中,当迭代次数达到n次时,结束训练,得到训练好的LSTM的网络模型;S5、将数据集中每种信号的测试集数据输入到训练好的LSTM网络模型中,网络输出为雷达信号预测类别。本发明以雷达信号辐射源信号序列经过多头注意力机制进行表征学习得到的新的序列,再把该序列输入到LSTM神经网络中进行特征提取识别,从而提高实现雷达信号识别率。

    一种线性调频脉冲发生装置

    公开(公告)号:CN112688671A

    公开(公告)日:2021-04-20

    申请号:CN202011277466.8

    申请日:2020-11-16

    Abstract: 本发明提供了一种线性调频脉冲发生装置,包括一个脉冲计时器、一个时间频率变换表、一个线性调频相位生成器、一张频率响应查找表、一个数字频率合成器(DDS)和一个乘法器,本发明解决了FPGA实现的线性调频脉冲发生装置的带内不平度补偿中运算量巨大的问题,具有易于实现、计算量小、补偿后平坦度好的特点,满足超大带宽、超高精度的线性调频脉冲产生的需求。

    一种嵌入式SoC软件的高可靠离线保护系统及配置方法

    公开(公告)号:CN112463721A

    公开(公告)日:2021-03-09

    申请号:CN202011508999.2

    申请日:2020-12-18

    Abstract: 本发明提供了一种嵌入式SoC软件的高可靠离线保护系统及配置方法,所述系统包括一个离线授权中心和一个支持离线软件保护功能的嵌入式SoC系统装置,本发明所述嵌入式SoC软件的高可靠离线保护装置及其配置方法采用离线的方式传递唯一SN号和授权文件密文,确保授权信息传输过程安全和授权信息不被泄露;采用挂载在可编程逻辑上的OTP存储器或者SoC内部的OTP存储区存储授权文件,仅支持授权文件一次写入就不可更改,并且通过硬件方式读取授权文件,很大程度上防止授权信息被截获,确保了安全性;方案仅支持采用可编程逻辑实现授权信息核验,进一步提高了软件授权机制的安全性;采用本发明,可以实现高集成度、小型化、高安全性和可靠性的嵌入式SoC软件保护。

Patent Agency Ranking