-
公开(公告)号:CN115314451B
公开(公告)日:2023-06-06
申请号:CN202211013610.6
申请日:2022-08-23
Applicant: 中国电子科技集团公司第十研究所
IPC: H04L49/40
Abstract: 本发明公开了一种国产SRIO交换芯片电流倒灌导致下电不充分处理方法,属于国产芯片应用领域,包括步骤:针对国产SRIO交换芯片,优化其上下电流程:在上电过程中先拉低控制管脚电平,上完电后再拉高相应控制管脚;在下电过程中先拉低控制管脚电平,再控制电源芯片拉低3.3V。本发明保证了NMS1800芯片上下电流程后能正常工作,同时没有倒灌电流的存在,也减小了电路上的无用功耗,保证了设计的低功耗要求。
-
公开(公告)号:CN112986919A
公开(公告)日:2021-06-18
申请号:CN202110183699.X
申请日:2021-02-10
Applicant: 西南电子技术研究所(中国电子科技集团公司第十研究所)
Abstract: 本发明公开的一种高密度DBF多路多目标信号处理装置,体积小、信号处理密度高。本发明通过下述技术方案实现:在综合处理池中,FPGA1和FPGA2互连外挂千兆网模数混合电路PHY芯片的系统级芯片实现高速串行信号的传输,FPGA1和FPGA2分别通过一路高速收发器GTH(65路)、一路GTH(64路)相连1‑6片光模块,将干扰测向处理和波束调零信号送入高密度布局的光模块进行局部数字波束合成DBF处理,光模块将调零需求和实时波束指向送给波束调零功能模块,计算生成数字波束合成DBF加权值,将局部DBF处理结果通过光模块转换为129路光信号,实现多目标上行信号遥控、遥测、编帧、编码和调制输出。
-
公开(公告)号:CN115314451A
公开(公告)日:2022-11-08
申请号:CN202211013610.6
申请日:2022-08-23
Applicant: 中国电子科技集团公司第十研究所
IPC: H04L49/40
Abstract: 本发明公开了一种国产SRIO交换芯片电流倒灌导致下电不充分处理方法,属于国产芯片应用领域,包括步骤:针对国产SRIO交换芯片,优化其上下电流程:在上电过程中先拉低控制管脚电平,上完电后再拉高相应控制管脚;在下电过程中先拉低控制管脚电平,再控制电源芯片拉低3.3V。本发明保证了NMS1800芯片上下电流程后能正常工作,同时没有倒灌电流的存在,也减小了电路上的无用功耗,保证了设计的低功耗要求。
-
公开(公告)号:CN118473727A
公开(公告)日:2024-08-09
申请号:CN202410548347.3
申请日:2024-05-06
Applicant: 中国电子科技集团公司第十研究所
IPC: H04L9/40 , H04L41/12 , H04L41/0803 , H04L49/111
Abstract: 本发明提供一种嵌入式异构集群系统扩展的互联认证方法,包括:接收事件上报;指定需扩展的空闲交换端口;判断空闲交换端口是否有插入事件上报,有则继续进入控制器局域网总线监听,否则继续等待接入新系统;控制器局域网总线监听过程中,判断新增系统是否有控制器接入:若没有,新增系统不带控制器,更新网络拓扑结构,两系统合并,主控不变;若有,判断新增系统的控制器是否有接替原系统主控制器的意愿:若没有,则两系统合并,主控不变;若有,两系统合并,主控制程序迁移到新增系统的主控制器上,完成系统扩展互联认证。本发明能够实现嵌入式异构集群系统快速扩展,自动认证功能,并且扩展灵活,支持异构系统全向、无穷互联。
-
公开(公告)号:CN117978351A
公开(公告)日:2024-05-03
申请号:CN202410153586.9
申请日:2024-02-04
Applicant: 中国电子科技集团公司第十研究所
Abstract: 本发明公开了一种多通道接收和发射数字信号同步处理系统,包括多通道ADC模块、多通道DAC模块以及DBF处理模块,其中多通道ADC模块被配置为执行多路中频接收信号的ADC采样和下变频;多通道DAC模块被配置为执行多路中频发射信号的DAC采样和上变频;DBF处理模块被配置为执行多通道ADC模块与多通道DAC模块的数据交换,同时执行多路收发信号的波束加权,并产生数据流输出至基带设备。本发明的数字信号同步处理系统通道多、速度高,可靠性高、易扩展、可适配不同的信号处理平台。
-
公开(公告)号:CN112986919B
公开(公告)日:2023-08-18
申请号:CN202110183699.X
申请日:2021-02-10
Applicant: 西南电子技术研究所(中国电子科技集团公司第十研究所)
Abstract: 本发明公开的一种高密度DBF多路多目标信号处理装置,体积小、信号处理密度高。本发明通过下述技术方案实现:在综合处理池中,FPGA1和FPGA2互连外挂千兆网模数混合电路PHY芯片的系统级芯片实现高速串行信号的传输,FPGA1和FPGA2分别通过一路高速收发器GTH(65路)、一路GTH(64路)相连1‑6片光模块,将干扰测向处理和波束调零信号送入高密度布局的光模块进行局部数字波束合成DBF处理,光模块将调零需求和实时波束指向送给波束调零功能模块,计算生成数字波束合成DBF加权值,将局部DBF处理结果通过光模块转换为129路光信号,实现多目标上行信号遥控、遥测、编帧、编码和调制输出。
-
-
-
-
-