-
公开(公告)号:CN111158636B
公开(公告)日:2022-04-05
申请号:CN201911220379.6
申请日:2019-12-03
Applicant: 中国人民解放军战略支援部队信息工程大学 , 天津市滨海新区信息技术创新中心
Abstract: 本发明提供了一种可重构计算结构及乘累加计算处理阵列的路由寻址方法、装置。该结构中,可重构计算模块包括至少一个乘累加计算处理阵列,每个乘累加计算处理阵列包括ram单元和算式生成器,每个ram单元由四个ram块拼接而成,每个ram单元均由相应的计算算粒与其对应,用来完成典型的乘累加运算,每个算式生成器有四个接口,可通过接口与周边的ram单元连接。本发明提出的可重构计算结构,通过构建包含ram单元和算式生成器的乘累加计算处理阵列,每个阵列内部和阵列之间可通过算式生成器将各个ram单元互联,进而将将若干个乘累加计算处理阵列形成网状结构,相比传统的总线型或crossbar型互联结构而言,本互联结构逻辑电路设计简单。
-
公开(公告)号:CN111158636A
公开(公告)日:2020-05-15
申请号:CN201911220379.6
申请日:2019-12-03
Applicant: 中国人民解放军战略支援部队信息工程大学 , 天津市滨海新区信息技术创新中心
IPC: G06F7/57 , G06F7/544 , H04L12/741
Abstract: 本发明提供了一种可重构计算结构及乘累加计算处理阵列的路由寻址方法、装置。该结构中,可重构计算模块包括至少一个乘累加计算处理阵列,每个乘累加计算处理阵列包括ram单元和算式生成器,每个ram单元由四个ram块拼接而成,每个ram单元均由相应的计算算粒与其对应,用来完成典型的乘累加运算,每个算式生成器有四个接口,可通过接口与周边的ram单元连接。本发明提出的可重构计算结构,通过构建包含ram单元和算式生成器的乘累加计算处理阵列,每个阵列内部和阵列之间可通过算式生成器将各个ram单元互联,进而将将若干个乘累加计算处理阵列形成网状结构,相比传统的总线型或crossbar型互联结构而言,本互联结构逻辑电路设计简单。
-
公开(公告)号:CN109327393B
公开(公告)日:2021-01-22
申请号:CN201811370028.9
申请日:2018-11-17
Applicant: 中国人民解放军战略支援部队信息工程大学
IPC: H04L12/741 , H04L29/06
Abstract: 本发明属于网络通信技术领域,特别涉及一种网络交换目的端口确定方法、装置及基于该装置的交换机,该方法包含:接收待转发数据帧,并获取数据帧的网络协议类型、目的地址和源端口号,生成包含目的地址和源端口号的对比值;通过对比值获取对应散列值,并以散列值为地址,在预设转发表中读取存储有所述地址的转发表项;提取转发表项中已学习对比值和目标端口号,将所述对比值与所述已学习对比值进行匹配,若匹配成功,则将所述目标端口号作为用于转发所述待转发数据帧的目的端口,若未匹配成功,则输出匹配失败通知。本发明能够缓解现有技术中存在的应用多种网络协议的多个数据帧混合转发时的成本增加问题,进一步提升SDN网络架构中数据通信的性能。
-
公开(公告)号:CN109327393A
公开(公告)日:2019-02-12
申请号:CN201811370028.9
申请日:2018-11-17
Applicant: 中国人民解放军战略支援部队信息工程大学
IPC: H04L12/741 , H04L29/06
Abstract: 本发明属于网络通信技术领域,特别涉及一种网络交换目的端口确定方法、装置及基于该装置的交换机,该方法包含:接收待转发数据帧,并获取数据帧的网络协议类型、目的地址和源端口号,生成包含目的地址和源端口号的对比值;通过对比值获取对应散列值,并以散列值为地址,在预设转发表中读取存储有所述地址的转发表项;提取转发表项中已学习对比值和目标端口号,将所述对比值与所述已学习对比值进行匹配,若匹配成功,则将所述目标端口号作为用于转发所述待转发数据帧的目的端口,若未匹配成功,则输出匹配失败通知。本发明能够缓解现有技术中存在的应用多种网络协议的多个数据帧混合转发时的成本增加问题,进一步提升SDN网络架构中数据通信的性能。
-
公开(公告)号:CN108123879B
公开(公告)日:2020-12-25
申请号:CN201810020892.X
申请日:2018-01-09
Applicant: 天津芯海创科技有限公司 , 天津市滨海新区信息技术创新中心
Inventor: 付豪 , 杨镇西 , 刘勤让 , 沈剑良 , 朱珂 , 宋克 , 吕平 , 陶常勇 , 汪欣 , 陈艇 , 黄雅静 , 李沛杰 , 杨堃 , 李宏 , 何丽丽 , 张楠 , 张新顺
IPC: H04L12/741 , H04L12/781
Abstract: 本发明提供了一种路由查表方法和系统,其中,所述方法包括:当接收到选择信息时,确定与所述选择信息选择的路由协议对应的路由模式;当接收到数据包时,对所述数据包进行包解析,得到所述数据包的路由信息;根据所述路由信息按照所述路由模式查询至少一个路由表,得到路由条目;按照所述路由条目处理所述数据包。本发明实施例能够根据路由模式的选择信息选择基于RapidIO2.2协议或基于FC协议的路由查表方案,可以兼容两种接口协议的查表方案,扩展了RapidIO与FC的复合应用场景,便于在同一场景中选择不同路由方式,提高路由效率。
-
公开(公告)号:CN110427168A
公开(公告)日:2019-11-08
申请号:CN201910563113.5
申请日:2019-06-26
Applicant: 天津芯海创科技有限公司 , 天津市滨海新区信息技术创新中心
IPC: G06F5/06
Abstract: 本发明提供了一种实现任意深度低传输延时的异步FIFO的方法及装置,应用本发明,将本时钟域内的读写地址的增量进行编码,编码信息具备bit间无关的特性,之后经过进行跨时钟域处理,在对方时钟域内再进行解码,得到地址增量信息。本发明设计了异步FIFO的读写地址跨时钟域同步方式为传递地址增量,不再需要传递完整的地址信息;本发明设计了地址增量编解码方式,使得亚稳态出现的状态不稳定问题对系统功能无害化,简化了跨时钟处理逻辑复杂度,降低了异步FIFO传输延时;本发明的FIFO的深度可以是任意值;本发明地址跨异步可以在2~3拍内完成,使得异步FIFO的传输处理延时可以缩短为3~4拍。
-
公开(公告)号:CN110297797A
公开(公告)日:2019-10-01
申请号:CN201910601318.8
申请日:2019-07-04
Applicant: 天津芯海创科技有限公司 , 天津市滨海新区信息技术创新中心
Abstract: 本发明提供了一种异构协议转换装置和方法,其中,该装置中的第一控制器对第一通信接口发送的PCIE格式的数据包进行PCIE协议解析;映射器对PCIE格式的数据包进行包解析;根据负载数据对PCIE格式的数据包进行切分处理;根据第一包头信息对PCIE格式的数据包进行包头映射;将负载数据和第二包头信息进行RapidIO格式的封包处理,得到数据包;第二控制器对RapidIO协议物理层格式的数据包进行RapidIO协议封装,得到RapidIO数据包,并将其发送至第二通信接口。本发明提高了协议转换的效率,且可扩展性好,便于后期更新维护。
-
公开(公告)号:CN109005170A
公开(公告)日:2018-12-14
申请号:CN201810846868.1
申请日:2018-07-27
Applicant: 天津芯海创科技有限公司 , 天津市滨海新区信息技术创新中心
IPC: H04L29/06
Abstract: 本发明提供了一种RapidIO协议到FC协议的转换方法及系统,可以完成RapidIO的Nwrite+Nwrite_R组合和Message向FC-AE-ASM的Seuqence的转换,即将RapidIO包的源、目地址以及优先级字段通过查找协议转换表获取转换后的对应字段,完成协议转换过程必要的包头替换,形成FC-AE-ASM包头,然后结合RapidIO包负载组成FC-AE-ASM协议包。
-
公开(公告)号:CN108667824A
公开(公告)日:2018-10-16
申请号:CN201810377348.0
申请日:2018-04-24
Applicant: 天津芯海创科技有限公司 , 天津市滨海新区信息技术创新中心
Abstract: 本发明提供了一种PCS协议复用芯片和方法,该芯片包括:第一编码模块,用于对发送通路中的发送数据进行编码;第二编码模块,用于对发送通路中的发送数据进行编码;编码选择模块,用于接收所述第一使能信号线传输的第一使能信号,在第一使能信号的控制下利用第一编码模块或者利用第二编码模块对发送数据进行编码。本发明实施例能够在同一架构下,实现按照Fiber Channel PCS协议和1000Base-X PCS协议封装的数据的传输,节省了大量逻辑资源,减少了芯片的使用成本。
-
公开(公告)号:CN111770074B
公开(公告)日:2022-03-18
申请号:CN202010584055.7
申请日:2020-06-23
Applicant: 天津芯海创科技有限公司 , 天津市滨海新区信息技术创新中心
Abstract: 本公开提供了一种数据通路测试报文生成装置与方法。该装置的一具体实施方式包括:寄存器、控制模块、存储器控制逻辑、存储器、用户总线格式数据生成逻辑,该方法包括:寄存器检测启动报文生成触发信号,触发控制模块启动报文生成;控制模块从寄存器读取报文生成控制参数,按照报文生成控制参数触发存储器控制逻辑读取报文数据;存储器控制逻辑从存储器中读取报文数据并将报文数据发送给总线格式数据生成逻辑;总线格式生成逻辑将收到的报文数据封装成符合外部总线格式的总线报文数据并输出给外部线。该实施方式实现的数据通路测试报文生成装置和方法,逻辑简单易用、兼容多种协议类型及报文格式、能够完成基本的数据通路完整性测试。
-
-
-
-
-
-
-
-
-