面向SRIO控制器的CRC校验方法及装置

    公开(公告)号:CN109286471B

    公开(公告)日:2021-01-22

    申请号:CN201811162441.6

    申请日:2018-09-30

    Abstract: 本发明属于数据通信技术领域,特别涉及一种面向SRIO控制器的CRC校验方法及装置,将指定位宽的输入数据通过补零逻辑模块进行补零操作得到补零后的数据,根据CRC计算控制状态机的状态值得到选择模块的数据,将补零后的数据与选择模块的数据通过CRC计算模块进行CRC计算得到中间CRC计算结果,将中间CRC计算结果通过CRC输出锁存器得到锁存数据,将锁存数据输出,同时将锁存数据输入给选择模块,与再次接收的输入数据重新进行CRC计算,当输入数据接收完毕时,得到CRC输出锁存器输出的最终CRC计算结果,若最终CRC计算结果为0,则接收的输入数据是正确的。本发明减少了相关计算逻辑、延迟以及硬件面积,实现了SRIO控制器接收端快速的CRC计算和校验。

    超时机制控制方法和装置
    10.
    发明公开

    公开(公告)号:CN108829546A

    公开(公告)日:2018-11-16

    申请号:CN201810645073.4

    申请日:2018-06-21

    Abstract: 本发明涉及数据处理技术领域,尤其涉及超时机制控制方法和装置。本发明的超时机制控制方法,包括:获取多个执行体中的每个执行体执行任务对应的历史执行时间;确定多个执行体中最先完成当前任务对应的执行时间为标准值;根据所述标准值和所述每个执行体执行任务对应的历史执行时间,逐一计算所述多个执行体中的除去标准值对应的执行体的每个执行体执行当前任务的超时阈值;将所述超时阈值发送给所述输出仲裁器,以使输出仲裁器根据超时阈值,对所述多个执行体输出的数据及时进行判决。还公开了超时机制控制装置,包括:获取模块;确定模块;计算模块;判决模块。本发明有效的提高了执行效率,且操作简单。

Patent Agency Ranking