一种插值滤波方法和插值滤波装置

    公开(公告)号:CN113783549B

    公开(公告)日:2024-11-08

    申请号:CN202111061490.2

    申请日:2021-09-10

    Applicant: 上海大学

    Abstract: 本发明提供一种插值滤波方法和插值滤波装置,该方案在获取到滤波器的输入并行路数、抽头系数和差值倍数后,基于获取到的数据计算滤波器的输出数据并行路数、每组并行多路输出信号所需的输入数据个数以及获取所输入数据所需的时间周期,然后再计算每路所述输入数据与所述滤波器的抽头系数的乘积,最后再基于预设规则由乘积结果中选择目标乘积结果进行累加输出,能够有效降低滤波器的延时时间。

    一种插值滤波方法和插值滤波装置

    公开(公告)号:CN113783549A

    公开(公告)日:2021-12-10

    申请号:CN202111061490.2

    申请日:2021-09-10

    Applicant: 上海大学

    Abstract: 本发明提供一种插值滤波方法和插值滤波装置,该方案在获取到滤波器的输入并行路数、抽头系数和差值倍数后,基于获取到的数据计算滤波器的输出数据并行路数、每组并行多路输出信号所需的输入数据个数以及获取所输入数据所需的时间周期,然后再计算每路所述输入数据与所述滤波器的抽头系数的乘积,最后再基于预设规则由乘积结果中选择目标乘积结果进行累加输出,能够有效降低滤波器的延时时间。

    一种QC-LDPC编码器的高度并行编码方法

    公开(公告)号:CN113422611A

    公开(公告)日:2021-09-21

    申请号:CN202110543875.6

    申请日:2021-05-19

    Applicant: 上海大学

    Abstract: 本发明公开了一种QC‑LDPC编码器的高度并行编码方法,包括以下步骤:对输入信息序列进行预处理,获得子信息序列;将生成矩阵G进行分块,获得分块矩阵,分块矩阵包括若干个循环子矩阵的元素;根据循环子矩阵构造若干个逆序编码单元,每个逆序编码单元对应分块矩阵中的循环子矩阵的元素;将子信息序列按逆序输入至分块矩阵中的逆序编码单元;逆序编码单元将每一位输入信息和该逆序编码单元的编码参数进行运算后获得编码结果;将获得所有输入信息编码结果求和,并且得到最终的校验序列。本发明的一种QC‑LDPC编码器的高度并行编码方法,对输入信息序列分块,调整子信息序列输入次序以及循环移位的结构,实现高并行度下的编码,减少了硬件资源的消耗。

    一种QC-LDPC编码器的高度并行编码方法

    公开(公告)号:CN113422611B

    公开(公告)日:2022-11-04

    申请号:CN202110543875.6

    申请日:2021-05-19

    Applicant: 上海大学

    Abstract: 本发明公开了一种QC‑LDPC编码器的高度并行编码方法,包括以下步骤:对输入信息序列进行预处理,获得子信息序列;将生成矩阵G进行分块,获得分块矩阵,分块矩阵包括若干个循环子矩阵的元素;根据循环子矩阵构造若干个逆序编码单元,每个逆序编码单元对应分块矩阵中的循环子矩阵的元素;将子信息序列按逆序输入至分块矩阵中的逆序编码单元;逆序编码单元将每一位输入信息和该逆序编码单元的编码参数进行运算后获得编码结果;将获得所有输入信息编码结果求和,并且得到最终的校验序列。本发明的一种QC‑LDPC编码器的高度并行编码方法,对输入信息序列分块,调整子信息序列输入次序以及循环移位的结构,实现高并行度下的编码,减少了硬件资源的消耗。

Patent Agency Ranking