-
公开(公告)号:CN118538279A
公开(公告)日:2024-08-23
申请号:CN202310153287.0
申请日:2023-02-22
Applicant: 上海复旦微电子集团股份有限公司
Abstract: 一种ECC刷新回写加固方法及装置、介质、设备。所述方法包括:对第一BRAM进行双模冗余,得到与所述第一BRAM相同的第二BRAM;对所述第一输出数据进行第一ECC纠检错,得到第一译码纠错结果;对所述第二输出数据进行第二ECC纠检错,得到第二译码纠错结果;当基于所述第一译码纠错结果及所述第二译码纠错结果,确定所述第一输出数据及所述第二输出数据中至少一个发生错误时,选择所述第一输出数据及所述第二输出数据中发生错误最少的输出数据对应的译码纠正后数据,作为最终输出数据;基于所选择的输出数据,对所述第一BRAM及所述第二BRAM进行刷新回写。采用上述方案,可以提升加固效果。
-
公开(公告)号:CN118535521A
公开(公告)日:2024-08-23
申请号:CN202310155101.5
申请日:2023-02-22
Applicant: 上海复旦微电子集团股份有限公司
Abstract: 一种BRAM IP核加固方法及装置、存储介质、电子设备。所述方法包括:接收加固方式指示信息;所述加固方式指示信息,用于指示待加固BRAM IP核的加固方式;基于所述加固方式指示信息,得到与所述加固方式指示信息匹配的中间BRAM IP核;基于所述加固方式指示信息及所述待加固BRAM IP核,对与所述加固方式指示信息对应的预设加固单元进行调整;利用调整后的预设加固单元,对所述中间BRAM IP核进行加固,得到加固后的BRAM IP核。采用上述方案,可以实现BRAM IP高可靠加固的自动设计,大大降低加固设计的复杂度,进而提升BRAM IP核的加固效率,并减少加固错误发生。
-
公开(公告)号:CN118733351A
公开(公告)日:2024-10-01
申请号:CN202310333302.X
申请日:2023-03-30
Applicant: 上海复旦微电子集团股份有限公司
Abstract: 本发明公开了一种时钟管理单元加固电路及方法、芯片,该电路包括:至少两个互为冗余的时钟管理单元、以及与所述时钟管理单元连接的FPGA;所述时钟管理单元,配置为接入并输出同一时钟信号;所述FPGA,配置为监测两个时钟管理单元的状态,从所述两个时钟管理单元中选择其中一个时钟管理单元输出的时钟作为工作时钟,并在其中一个时钟管理单元失锁时,选择另一个时钟管理单元输出的时钟作为工作时钟。利用本发明方案,可以简化电路结构,减少资源开销,保证时钟系统的可靠性。
-
-