仲裁型物理不可克隆的激励响应生成方法及其电路

    公开(公告)号:CN117527249A

    公开(公告)日:2024-02-06

    申请号:CN202311238730.0

    申请日:2023-09-22

    Abstract: 本发明提出一种仲裁型物理不可克隆的激励响应生成方法和装置,包括:基于PUF构建的PUF满二叉树,树中每个PUF均具有信号输入端、激励输入端和信号输出端;通过PUF树构建步骤在目标设备中构建两个PUF树,分别为第一PUF树和第二PUF树,将输入信号输入第一PUF树和第二PUF树的头节点的信号输入端,将激励信号输入每个节点的激励输入端,进而从第一PUF树和第二PUF树所有尾节点的信号输出端得到输出信号;从第一PUF树所有尾节点中选择一路输出信号作为第一输出,从第二PUF树所有尾节点中选择一路输出信号作为第二输出;将第一输出和第二输出输出至仲裁器件,根据第一输出和第二输出到达仲裁器件的先后顺序,生成响应,保存激励信号和响应作为目标设备的激励响应对。

    一种用于进行图采样的方法、设备和计算机可读存储介质

    公开(公告)号:CN117422098A

    公开(公告)日:2024-01-19

    申请号:CN202311386067.9

    申请日:2023-10-24

    Abstract: 本申请公开了一种用于进行图采样的方法、设备和计算机可读存储介质。所述方法包括:获取原始图结构数据,其中所述原始图结构数据至少包括多个原始结点;从所述多个原始结点中采集多个目标结点;对每个所述目标结点进行扩散采样,以获得多个采样子图;确定所述多个采样子图中采样子图的结点数最小的目标采样子图;以及基于所述目标采样子图的最小结点数对所述多个采样子图进行重采样,以获得目标图结构数据。利用本申请的方案,可以确保每次采样结点数目相同且保留图结构的特性。

    超导快速单磁通量子电路进行拓展布线的方法及相关产品

    公开(公告)号:CN117236269A

    公开(公告)日:2023-12-15

    申请号:CN202311070836.4

    申请日:2023-08-23

    Inventor: 陈信达 黄俊英

    Abstract: 本申请公开了一种超导快速单磁通量子电路进行拓展布线的方法及相关产品。所述方法包括:获取超导快速单磁通量子电路的上、下两层初始布线区域;响应于所述初始布线区域内的无线传输连接不满足线长限制长度,在所述上、下两层初始布线区域的同一侧各自增加偶数列,以对应形成上、下两层新布线区域;判断所述新布线区域中的无线传输连接是否满足线长限制长度;以及根据判断结果在所述新布线区域进行无线传输拓展,以对超导快速单磁通量子电路进行拓展布线。利用本申请的方案,充分利用新布线区域,确保所有PTL连接满足线长匹配约束。

    密码算法加速器电路以及密码加速器芯片

    公开(公告)号:CN117236268A

    公开(公告)日:2023-12-15

    申请号:CN202311101965.5

    申请日:2023-08-29

    Inventor: 姜会龙 黄俊英

    Abstract: 本申请公开了一种密码算法加速器电路以及密码加速器芯片。该电路包括:分组密码算法电路和轮计数器电路;分组密码算法电路包含m个依次相连的基本操作电路;基本操作电路包含信息置换电路和密钥更新电路;信息置换电路的第一异或逻辑门、S盒置换层电路和P盒置换层电路依次连接;密钥更新电路包含第一更新支路、第二更新支路和第三更新支路;第一更新支路与S盒置换层电路连通,第二更新支路用于数据组合重排,第三更新支路设有第二异或逻辑门;轮计数器电路的输出端分别与每一密钥更新电路中的第二异或逻辑门连接;第一更新支路、第二更新支路和第三更新支路连接至密钥更新输出端。利用本申请技术方案能够提高密码加速器芯片的能效和性能。

    对电路图的逻辑综合进行优化的方法、设备和存储介质

    公开(公告)号:CN117236238A

    公开(公告)日:2023-12-15

    申请号:CN202311057108.X

    申请日:2023-08-21

    Abstract: 本申请公开了一种用于对电路图的逻辑综合进行优化的方法、设备和计算机可读存储介质。所述方法包括:获取包含电路元件及其连接关系的电路图,并将所述电路图输入至经强化学习算法训练的序列生成模型中;在预定约束条件下,利用所述序列生成模型来提取与优化逻辑综合相关的特征,以形成优化序列;以及基于所述优化序列对所述电路图的逻辑综合进行优化。利用本申请的方案,可以充分利用电路的特征和约束条件,高效且全面地寻找更精确、更有效的优化序列对电路图的逻辑综合进行优化,从而显著减少电路的面积和延迟。

    累加并行计数器以及集成电路装置

    公开(公告)号:CN117331532A

    公开(公告)日:2024-01-02

    申请号:CN202311439071.7

    申请日:2023-10-31

    Inventor: 李晟 黄俊英

    Abstract: 本披露公开了一种累加并行计数器以及集成电路装置。该累加并行计数器包括:一级全加器;二级全加器,其包括进位二级全加器及和数二级全加器,其中,进位二级全加器的输入端分别连接不同的一级全加器的输出进位端,和数二级全加器的输入端分别连接不同的一级全加器的和数端;以及行波进位加法器,其输出结果为累加并行计数器的计数结果且行波进位加法器包括三号全加器、二号全加器和一号全加器,其中,三号全加器的输入进位端连接二号全加器的输出进位端,二号全加器的输入进位端连接一号全加器的输出进位端。本披露实施例通过使用类似于进位保留加法器树的构建方式,减少累加并行计数器中行波进位加法器的使用,降低了流水线级数和硬件开销。

    超导快速单磁通量子电路进行线长匹配布线的方法及设备

    公开(公告)号:CN117236267A

    公开(公告)日:2023-12-15

    申请号:CN202311070838.3

    申请日:2023-08-23

    Inventor: 陈信达 黄俊英

    Abstract: 本申请公开了一种超导快速单磁通量子电路进行线长匹配布线的方法及设备。所述方法包括:获取待进行线长匹配布线的超导快速单磁通量子电路的布线网络;根据所述布线网络生成分离器树;基于所述分离器树对所述布线网络中的初始无源传输线进行高低级别划分并进行优先级排序;以及利用最大流模型在所述布线网络内按照优先级高的低级别初始无源传输线至优先级低的高级别初始无源传输线依次拓展无源传输线长度,以对所述超导快速单磁通量子电路进行线长匹配布线。利用本申请的方案,可以在满足线长匹配的条件下充分利用布线资源。

    对超导快速单磁通量子电路进行布线的方法和相关产品

    公开(公告)号:CN117057304A

    公开(公告)日:2023-11-14

    申请号:CN202311022420.5

    申请日:2023-08-14

    Abstract: 本申请公开了一种用于对超导快速单磁通量子电路进行布线的方法和相关产品。所述方法包括:获取超导快速单磁通量子电路的布线网络,其中所述布线网络包括所述超导快速单磁通量子电路中的目标源和对应的目标引脚;对所述目标源进行初始轨道分配,以形成初始轨道集;将所述初始轨道集中所述目标源的轨道重新分配至所述布线网络的顶层和底层,以对所述初始轨道集进行优化形成最优轨道集;以及在所述最优轨道集中将所述目标源和对应的目标引脚进行连接,以对超导快速单磁通量子电路进行布线。利用本申请的方案,可以提高布线资源的利用率,减小芯片面积。

    一种基于节点任务重排序的图神经网络执行方法及系统

    公开(公告)号:CN115952825A

    公开(公告)日:2023-04-11

    申请号:CN202211551438.X

    申请日:2022-12-05

    Abstract: 本发明提出一种基于节点任务重排序的图神经网络执行方法和系统,包括:对图数据中目的节点进行分块,对图数据中源节点进行分窗口;分块中目的节点进行邻居特征的聚合;当前分块中目的节点均与当前窗口中的源节点完成聚合后,判断当前分块中是否有目的节点已完成全部邻居节点的聚合,若有,则从当前分块中删除,并根据删除的目的节点个数,将已准备好节点特征向量与边表的目的节点作为新节点加入当前分块;否则,维持当前分块中的目的节点不变;直到所有窗口均完成一次遍历,重新取首个源节点窗口作为当前窗口;当前分块中未从首个窗口中聚合邻居特征的目的节点,将与其它新加入当前分块中的目的节点一同,从首个窗口开始执行聚合操作。

    一种基于跨迭代数据预取的图计算加速方法及系统

    公开(公告)号:CN115797148A

    公开(公告)日:2023-03-14

    申请号:CN202211550910.8

    申请日:2022-12-05

    Abstract: 本发明提出一种基于跨迭代数据预取的图计算加速方法和系统,包括:获取使用节点和边进行描述的图数据及其对应的图计算任务,通过由用于边遍历的Scatter步骤和用于节点属性更新和激活的Apply步骤依次迭代处理该图数据,得到该图计算任务的执行结果;该Apply步骤,对该图数据节点进行更新与激活,其中选出出度或入度小于阈值的激活节点作为跨迭代预取节点,通过预见性预取器预取该跨迭代预取节点的边信息和节点属性,并保存在边表缓存中;该Scatter步骤,该边表缓存中直接获取属于上一迭代跨迭代预取节点的激活节点信息,其余激活节点信息通过访问外存获取,以对激活节点进行边遍历。通过为节点提前进行信息预取,从而缓解高延迟不规则访存的压力。

Patent Agency Ranking