-
公开(公告)号:CN111095356B
公开(公告)日:2024-09-13
申请号:CN201880059834.6
申请日:2018-09-27
Applicant: 三星电子株式会社
Inventor: 法尼·丰塔内尔 , 安库尔·古普塔 , 迈克尔·萨皮恩扎 , 阿比吉特·Z·本达拉 , 普拉纳夫·米斯特里
IPC: G06T7/70
Abstract: 相机姿态和平面估计的方法可以包括:通过使用动态视觉传感器(DVS)检测以形状布置并以第一频率闪烁的多个第一光源,来在3维(3D)环境内检测标记器,其中形状与标记器相对应;基于使用DVS检测与标记器相对应并以与第一频率不同的第二频率闪烁的多个第二光源,来确定标记器的方位和标识。可以使用处理器基于标记器的形状、方位和标识来确定DVS的相机姿态。
-
公开(公告)号:CN110875067A
公开(公告)日:2020-03-10
申请号:CN201910232126.4
申请日:2019-03-26
Applicant: 三星电子株式会社
Inventor: 安库尔·古普塔 , 阿布希舍克·克萨尔瓦尼 , 帕文德·库马尔·拉纳 , 玛尼诗·钱德拉·乔希 , 拉瓦·库马尔·普勒鲁图
Abstract: 提供一种基于鳍式场效应晶体管的存储器中执行解码的方法和系统。一种基于鳍式场效应晶体管(fin-FET)的片上系统(SoC)存储器,包括:控制块、多个第一逻辑门和多个行解码器。控制块包括:时钟生成器电路,生成内部时钟信号;全局驱动电路,连接到时钟生成器电路并驱动全局时钟信号。每个行解码器包括:第二逻辑门,经由多个输入端子接收多个高阶非钟控地址信号;传输门,将全局时钟信号和多个高阶非钟控地址信号进行组合;多个第三逻辑门,接收多个低阶非钟控地址信号和多个高阶钟控地址信号,并输出组合的低阶地址和高阶地址以及全局时钟信号;多个电平移位器电路,接收输出;多个字线驱动器电路,基于所述多个电平移位器电路的输出生成多条字线。
-
公开(公告)号:CN111095356A
公开(公告)日:2020-05-01
申请号:CN201880059834.6
申请日:2018-09-27
Applicant: 三星电子株式会社
Inventor: 法尼·丰塔内尔 , 安库尔·古普塔 , 迈克尔·萨皮恩扎 , 阿比吉特·Z·本达拉 , 普拉纳夫·米斯特里
IPC: G06T7/70
Abstract: 相机姿态和平面估计的方法可以包括:通过使用动态视觉传感器(DVS)检测以形状布置并以第一频率闪烁的多个第一光源,来在3维(3D)环境内检测标记器,其中形状与标记器相对应;基于使用DVS检测与标记器相对应并以与第一频率不同的第二频率闪烁的多个第二光源,来确定标记器的方位和标识。可以使用处理器基于标记器的形状、方位和标识来确定DVS的相机姿态。
-
公开(公告)号:CN110875067B
公开(公告)日:2024-06-18
申请号:CN201910232126.4
申请日:2019-03-26
Applicant: 三星电子株式会社
Inventor: 安库尔·古普塔 , 阿布希舍克·克萨尔瓦尼 , 帕文德·库马尔·拉纳 , 玛尼诗·钱德拉·乔希 , 拉瓦·库马尔·普勒鲁图
Abstract: 提供一种基于鳍式场效应晶体管的存储器中执行解码的方法和系统。一种基于鳍式场效应晶体管(fin‑FET)的片上系统(SoC)存储器,包括:控制块、多个第一逻辑门和多个行解码器。控制块包括:时钟生成器电路,生成内部时钟信号;全局驱动电路,连接到时钟生成器电路并驱动全局时钟信号。每个行解码器包括:第二逻辑门,经由多个输入端子接收多个高阶非钟控地址信号;传输门,将全局时钟信号和多个高阶非钟控地址信号进行组合;多个第三逻辑门,接收多个低阶非钟控地址信号和多个高阶钟控地址信号,并输出组合的低阶地址和高阶地址以及全局时钟信号;多个电平移位器电路,接收输出;多个字线驱动器电路,基于所述多个电平移位器电路的输出生成多条字线。
-
-
-