微电子器件及其制作方法
    81.
    发明公开

    公开(公告)号:CN116825940A

    公开(公告)日:2023-09-29

    申请号:CN202310848727.4

    申请日:2023-07-11

    Inventor: 周雷 徐苗 吴为敬

    Abstract: 本发明公开了一种微电子器件及其制作方法。该微电子器件包括第一衬底,第一衬底包括第一过孔;阻挡导电层,阻挡导电层设置于第一衬底上;第二衬底,第二衬底设置于阻挡导电层远离第一衬底的一侧,第二衬底包括第二过孔;第一功能器件层,第一功能器件层设置于第一衬底远离阻挡导电层的一侧,第一功能器件层通过第一过孔与阻挡导电层电连接;第二功能器件层,第二功能器件层设置于第二衬底远离阻挡导电层的一侧,第二功能器件层通过第二过孔与阻挡导电层电连接。可以保证微电子器件制作过程中的机械强度,而且提高了过孔中设置导电层的成功率以及过孔中导电层的均匀性,同时降低了过孔中导电层断链的风险,提高了微电子器件的可靠性。

    一种栅极驱动单元及行栅极扫描驱动器及其驱动方法

    公开(公告)号:CN107134246B

    公开(公告)日:2023-09-26

    申请号:CN201710350507.3

    申请日:2017-05-18

    Abstract: 本发明公开了一种栅极驱动单元及行栅极扫描驱动器及其驱动方法,包括信号输入模块、负压模块、反相器模块、级联输出模块及扫描输出模块构成,通过负压模块,栅极驱动单元仅需单一负电源就可正常工作,不仅降低对外部电路设计的要求,简化电路结构,还有利于减小电路电平的摆幅,降低电路功耗。同时电路采用双边驱动架构,容易实现窄边框的审美需求。多级栅极驱动单元串联并与相对应的驱动时序相连便构成行栅极扫描驱动器,单边驱动器需要3个驱动时钟信号,双边即为6个驱动时钟信号,采用流水线式驱动时序,占空比皆为16.7%。在级联输出模块中利用电容耦合作用提高栅压,并且负压模块中负压衰减特性,有利于在高分辨率显示中的应用。

    一种低功耗D触发器
    84.
    发明授权

    公开(公告)号:CN108649927B

    公开(公告)日:2023-06-20

    申请号:CN201810728846.5

    申请日:2018-07-05

    Abstract: 本发明公开了一种低功耗D触发器,该D触发器是由N型管构成的低功耗D触发器。D触发器由六个或非门组成,其中一个三输入或非门、五个二输入或非门。或非门采用的伪cmos结构,以提高输出电压的摆幅。通过反馈实现低功耗的功能,解决了由于全N型管设计所带来的高功耗问题。该D触发器由于只使用N型管,所以降低了工艺步骤的复杂度,有利于控制成本。

    一种电平移位电路
    85.
    发明授权

    公开(公告)号:CN110690889B

    公开(公告)日:2021-08-10

    申请号:CN201910971499.3

    申请日:2019-10-14

    Abstract: 本发明公开了一种电平移位电路,包括第一耦合模块、第二耦合模块及第三耦合模块;所述第一耦合模块包括第一晶体管、第二晶体管、第三晶体管、第九晶体管以及第一电容;所述第二耦合模块包括第四晶体管、第五晶体管、第六晶体管、第十晶体管及第二电容;所述第三耦合模块包括第七晶体管及第八晶体管,本发明在仅使用N型晶体管的情况下实现电平移位的功能,利用低摆幅信号控制切换高摆幅信号。

    一种像素驱动电路、有源电致发光显示器及驱动方法

    公开(公告)号:CN112927651A

    公开(公告)日:2021-06-08

    申请号:CN202110159082.4

    申请日:2021-02-05

    Abstract: 本发明公开了一种像素驱动电路、有源电致发光显示器及驱动方法,包括发光元件;电流源,包括与所述发光元件相连接的驱动晶体管,根据施加在驱动晶体管栅极端子的电压向发光元件提供具有不同幅度的驱动电流;电流控制电路,与电流源连接,用于向驱动晶体管栅极端子提供不同电平的电压;PWM产生电路,用于产生控制发光元件导通时间的PWM脉冲信号;整形电路,用于对PWM脉冲信号进行整形;PWM控制电路,根据上述整形后的PWM脉冲信号及电流控制电路输出电压获得用于控制发光元件驱动电流的持续时间。本发明在每一行的扫描控制信号输入之后随之就输入斜坡信号,能够实现较大的PWM脉宽。

    一种增益可调的交叉耦合运算放大电路

    公开(公告)号:CN111277235A

    公开(公告)日:2020-06-12

    申请号:CN202010119114.3

    申请日:2020-02-26

    Abstract: 本发明公开了一种增益可调的交叉耦合运算放大电路,包括差分输入模块、交叉耦合模块和输出缓存模块,差分输入模块由差分输入晶体管对、二极管连接的晶体管对和外加偏置电压的晶体管结构的尾电流源构成,交叉耦合负载模块由交叉耦合连接的晶体管对构成,输出缓存模块是一个电流镜结构的差分转单端输出电路。本发明通过交叉耦合晶体管对引入正反馈技术,实现增益自举功能,有效提高全N型管的运算放大电路的增益值。

    一种氧化物半导体薄膜及由其制备的薄膜晶体管

    公开(公告)号:CN107146816B

    公开(公告)日:2020-05-15

    申请号:CN201710229199.9

    申请日:2017-04-10

    Abstract: 本发明属于半导体材料与器件技术领域,公开了一种氧化物半导体薄膜及由其制备的薄膜晶体管。所述氧化物半导体薄膜由金属氧化物半导体薄膜中掺入少量稀土氧化物得到。所述薄膜晶体管包括栅极、氧化物半导体薄膜制备的沟道层、位于栅极和沟道层之间的栅绝缘层、以及分别连接在沟道层两端的源极和漏极。本发明的氧化物半导体薄膜材料及由其制备的薄膜晶体管具有非常优异的光照稳定性,而且具有制备工艺简单、适用性强的特点。

    一种反相器
    89.
    发明公开

    公开(公告)号:CN110768658A

    公开(公告)日:2020-02-07

    申请号:CN201910998735.0

    申请日:2019-10-21

    Abstract: 本发明公开了一种反相器,包括反相模块及反馈模块,所述反相模块与高电平信号端、输入信号端、低电平信号端、输出信号端以及反馈节点相连;所述反馈模块与高电平信号端、输出信号端及反馈节点相连;本发明用于改善反相器的静态特性,增强电路稳定性。

    一种栅极驱动单元及行栅极扫描驱动器及其驱动方法

    公开(公告)号:CN105845084B

    公开(公告)日:2018-06-22

    申请号:CN201610362978.1

    申请日:2016-05-25

    CPC classification number: G09G3/32 G09G3/20

    Abstract: 本发明公开了一种栅极驱动单元及行栅极扫描驱动器及其驱动方法,栅极驱动单元由信号采集模块、升压模块、反相器模块、负压模块、内部输出模块及扫描输出模块构成,通过负压模块,栅极驱动单元仅需要单负电源便能正常工作,简化电路结构、缩小电路面积的同时,还能降低时钟跳变摆幅、降低电路功耗,此外输出模块采用直流驱动方式,能够降低动态功耗,提高响应速度。多级栅极驱动单元串联后并与对应的电源及时序控制模块相连接便构成了行栅极扫描驱动器,驱动器仅需3个驱动时钟便能实现栅驱动信号的移位输出,且所有时钟均为占空比33.3%的流水线式驱动时序,时序简单独立,避免出现竞争冒险、提升电路稳定性。

Patent Agency Ranking