一种环形振荡器
    1.
    发明公开

    公开(公告)号:CN107517045A

    公开(公告)日:2017-12-26

    申请号:CN201710594986.3

    申请日:2017-07-20

    Abstract: 本发明公开了一种环形振荡器,包括N级伪CMOS自举反相器,伪CMOS自举反相器由第一晶体管、第二晶体管、第三晶体管、第四晶体管以及自举电容构成;包含四个端口:正相输入端口、反相输入端口、第一输出端口和第二输出端口;第一晶体管和第二晶体管构成第二反相器,第三晶体管和第四晶体管构成第一反相器,伪CMOS自举反相器由于第二反相器的输出电压可关断第一反相器的上拉管从而具有较低功耗,通过添加自举电容以增大输出摆幅。本发明的环形振荡器通过新的互联方式可改善第二反相器上拉管的常开状态,进一步降低第二反相器的功耗,降低环形振荡器的功耗延迟积,实现全摆幅输出。

    一种环形振荡器
    2.
    发明授权

    公开(公告)号:CN107517045B

    公开(公告)日:2020-01-14

    申请号:CN201710594986.3

    申请日:2017-07-20

    Abstract: 本发明公开了一种环形振荡器,包括N级伪CMOS自举反相器,伪CMOS自举反相器由第一晶体管、第二晶体管、第三晶体管、第四晶体管以及自举电容构成;包含四个端口:正相输入端口、反相输入端口、第一输出端口和第二输出端口;第一晶体管和第二晶体管构成第二反相器,第三晶体管和第四晶体管构成第一反相器,伪CMOS自举反相器由于第二反相器的输出电压可关断第一反相器的上拉管从而具有较低功耗,通过添加自举电容以增大输出摆幅。本发明的环形振荡器通过新的互联方式可改善第二反相器上拉管的常开状态,进一步降低第二反相器的功耗,降低环形振荡器的功耗延迟积,实现全摆幅输出。

    一种低功耗D触发器
    3.
    发明授权

    公开(公告)号:CN108649927B

    公开(公告)日:2023-06-20

    申请号:CN201810728846.5

    申请日:2018-07-05

    Abstract: 本发明公开了一种低功耗D触发器,该D触发器是由N型管构成的低功耗D触发器。D触发器由六个或非门组成,其中一个三输入或非门、五个二输入或非门。或非门采用的伪cmos结构,以提高输出电压的摆幅。通过反馈实现低功耗的功能,解决了由于全N型管设计所带来的高功耗问题。该D触发器由于只使用N型管,所以降低了工艺步骤的复杂度,有利于控制成本。

    一种运算放大器
    4.
    发明公开

    公开(公告)号:CN107134983A

    公开(公告)日:2017-09-05

    申请号:CN201710350481.2

    申请日:2017-05-18

    Abstract: 本发明公开了一种运算放大器,包括输入级电路、偏置电路及输出级电路,所述输入级电路包括差分输入模块、第一及第二增益自举模块,所述偏置电路包括偏置模块和共模反馈模块,所述输出级电路包括差分转单端模块;共模反馈模块为差分输入模块提供一个偏置电压,且具有共模反馈功能,反馈信号通过控制差分输入模块的尾电流源来消除失调电压,差分转单端模块将输入级电路输出的两个差分信号反相叠加后以单端口输出。本发明能有效提高运算放大器的增益。

    一种运算放大器
    5.
    发明授权

    公开(公告)号:CN107134983B

    公开(公告)日:2023-03-21

    申请号:CN201710350481.2

    申请日:2017-05-18

    Abstract: 本发明公开了一种运算放大器,包括输入级电路、偏置电路及输出级电路,所述输入级电路包括差分输入模块、第一及第二增益自举模块,所述偏置电路包括偏置模块和共模反馈模块,所述输出级电路包括差分转单端模块;共模反馈模块为差分输入模块提供一个偏置电压,且具有共模反馈功能,反馈信号通过控制差分输入模块的尾电流源来消除失调电压,差分转单端模块将输入级电路输出的两个差分信号反相叠加后以单端口输出。本发明能有效提高运算放大器的增益。

    一种低功耗D触发器
    6.
    发明公开

    公开(公告)号:CN108649927A

    公开(公告)日:2018-10-12

    申请号:CN201810728846.5

    申请日:2018-07-05

    Abstract: 本发明公开了一种低功耗D触发器,该D触发器是由N型管构成的低功耗D触发器。D触发器由六个或非门组成,其中一个三输入或非门、五个二输入或非门。或非门采用的伪cmos结构,以提高输出电压的摆幅。通过反馈实现低功耗的功能,解决了由于全N型管设计所带来的高功耗问题。该D触发器由于只使用N型管,所以降低了工艺步骤的复杂度,有利于控制成本。

    一种运算放大器
    7.
    实用新型

    公开(公告)号:CN206835052U

    公开(公告)日:2018-01-02

    申请号:CN201720551612.9

    申请日:2017-05-18

    Abstract: 本实用新型公开了一种运算放大器,包括输入级电路、偏置电路及输出级电路,所述输入级电路包括差分输入模块、第一及第二增益自举模块,所述偏置电路包括偏置模块和共模反馈模块,所述输出级电路包括差分转单端模块;共模反馈模块为差分输入模块提供一个偏置电压,且具有共模反馈功能,反馈信号通过控制差分输入模块的尾电流源来消除失调电压,差分转单端模块将输入级电路输出的两个差分信号反相叠加后以单端口输出。本实用新型能有效提高运算放大器的增益。(ESM)同样的发明创造已同日申请发明专利

    一种低功耗D触发器
    8.
    实用新型

    公开(公告)号:CN208849741U

    公开(公告)日:2019-05-10

    申请号:CN201821058189.X

    申请日:2018-07-05

    Abstract: 本实用新型公开了一种低功耗D触发器,该D触发器是由N型管构成的低功耗D触发器。D触发器由六个或非门组成,其中一个三输入或非门、五个二输入或非门。或非门采用的伪cmos结构,以提高输出电压的摆幅。通过反馈实现低功耗的功能,解决了由于全N型管设计所带来的高功耗问题。该D触发器由于只使用N型管,所以降低了工艺步骤的复杂度,有利于控制成本。(ESM)同样的发明创造已同日申请发明专利

Patent Agency Ranking