-
公开(公告)号:CN101867354B
公开(公告)日:2014-05-21
申请号:CN201010167541.5
申请日:2010-05-06
Applicant: 复旦大学
IPC: H03H17/02
Abstract: 本发明属于集成电路设计技术领域,具体为一种跨导电容(Gm-C)滤波器的频率自调谐电路。该电路基于自动锁幅原理,将滤波器中的跨导跟电容阵列单独拿出组成积分器,通过比较积分器输出与参考信号的幅度产生一数字控制位,控制计数器的计数,并通过计数器的输出码字调节积分器跟滤波器的电容阵列,使积分器的单位增益带宽与参考频率相同,同时调谐滤波器的截止频率,使之与参考频率相同。该方法简单,稳定,并且比传统方法有更宽的调谐范围,且用数字模块调谐功耗很低,并且不会影响滤波器的性能,具有很强的实用价值。
-
公开(公告)号:CN103475310A
公开(公告)日:2013-12-25
申请号:CN201310428255.3
申请日:2013-09-21
Applicant: 复旦大学
IPC: H03B19/00
Abstract: 本发明属于射频频率综合器集成电路技术领域,具体为一种低功耗注入锁定三倍频器电路。该电路包括谐波产生器和注入锁定振荡器。谐波产生器由一对NMOS管构成,偏置在弱反型区,输入基频信号f0产生最大效率的三次谐波信号3f0;注入锁定振荡器由一对交叉耦合晶体管、电感、可变电容、数字控制电容阵列和可调电流源组成,其工作频率在3f0附近。在自由振荡模式下,一对NMOS管栅极无输入信号,注入锁定振荡器偏置电流由可调电流源提供,输出自激振荡频率;在注入锁定模式下,一对NMOS管栅极有频率在f0附近的基频信号,使得注入锁定三倍频电路锁定在频率3f0,此时直流功耗非常低。该电路电源电压为0.8V,直流功耗仅为0.16mW。
-
公开(公告)号:CN101604984B
公开(公告)日:2013-01-30
申请号:CN200910052248.1
申请日:2009-05-31
Applicant: 复旦大学
IPC: H04B1/7163 , H04B1/02
Abstract: 本发明涉及一种超宽带发射机及其设计方法,此发射机以电流作为信号的载体,采用零中频结构,由高采样率的IQ两路电流陀型数模转换器、IQ两路电流型低通重建滤波器、IQ两路电流型上混频器和可控增益射频放大器等模块构成。数模转换器将来自数字基带的信号转为相应的电流信号,经过低通滤波器重建出模拟基带信号,该信号直接进入电流型混频器完成调制和上混频,最后经过射频放大器放大并由天线发射出去;简化了结构,有利于提高系统的线性度,降低功耗。该机采用片内集成数模转换器设计,并通过各个模块之间的协同设计,在低电压和高频设计中具有很大的优势。
-
公开(公告)号:CN102866982A
公开(公告)日:2013-01-09
申请号:CN201210340014.9
申请日:2012-09-14
Applicant: 复旦大学
Abstract: 本发明属FPGA嵌入式系统技术领域,具体为一种基于FPGA的8位复杂指令集中央处理器。系统整个CPU核由以下基本部件组成:寄存器组、时序控制模块、数据通路模块;系统主时钟由片外晶振统一提供,后续模块所需的同步时钟也由该时钟经过分频、相移给出;时序控制模块负责对IP核的各子模块进行时序控制,确保读写数据不发生冲突;寄存器组对读、写数据进行暂存;数据通路模块负责硬件模块间数据流的走向控制及基本的运算操作。本发明采用状态机对指令系统进行统一的描述,令数据流的走向明确、清晰;同时,本发明涵盖了一款编译器,逐条汇编指令通过仿真验证,为硬件系统准确接收二进制码流提供了保证。
-
公开(公告)号:CN101908900B
公开(公告)日:2013-01-02
申请号:CN201010219093.9
申请日:2010-07-07
Applicant: 复旦大学
IPC: H04B1/16
Abstract: 本发明属于集成电路技术领域,具体为一种兼容超宽带国际标准和中国标准的射频接收机模拟基带链路。该发明由前置预放大器、可重构的低通滤波器与可编程增益放大器三个模块级联构成;前置预放大器与可编程增益放大器的带宽都很宽,以保证在两个标准的中频带宽范围内保持增益平坦;低通滤波器使用改进型Nauta跨导结构和DCCA阵列,实现滤波器截止频率的宽带可调(132MHz~264MHz),从而使模拟基带链路同时支持两种标准。本发明是国内首次提出兼容超宽带WimediaOFDM标准与超宽带中国标准的射频接收机模拟基带链路的解决方案。
-
公开(公告)号:CN102710260A
公开(公告)日:2012-10-03
申请号:CN201210206110.4
申请日:2012-06-21
Applicant: 复旦大学
IPC: H03L7/18
Abstract: 本发明属于集成电路技术领域,具体为一种低功耗宽锁定范围的除四注入锁定分频器电路。它由两级结构相同的除二注入锁定分频器组成,电路级间采用电容耦合,每级电路由电感、交叉耦合管、两个注入管、耦合电容和偏置电路组成。该电路结构同时采用了直接注入和尾电流源注入两种注入方式,使电路同时具备两种注入方式的优点,注入信号为反相信号,注入端为MOS管的栅极,可以直接用除二分频器进行级联。该电路可以采用双电源电压供电,适用于低电源电压环境,直流功耗低,并能实现较宽的锁定范围。该电路采用差分结构,可用CMOS、BiMOS等工艺实现。
-
公开(公告)号:CN102386874A
公开(公告)日:2012-03-21
申请号:CN201110206383.4
申请日:2011-07-22
Applicant: 复旦大学
IPC: H03H7/38
Abstract: 本发明属于射频集成电路技术领域,具体为一种应用于宽带多模式接收机中的宽带可重构负载网络。它由电感,电压控制电阻阵列(DCRA)以及电压控制电容阵列(DCCA)组成。电压控制电容阵列与电感并联构成LC并联谐振网络,该谐振网络顺次与电压控制电阻阵列串联,构成RLC负载网络;通过电压控制电容阵列开关,调整谐振频率;通过电压控制电阻阵列的开关,调整不同频段下的增益。本发明结构简单,实现负载网络阻抗在不同频段的可重构。
-
公开(公告)号:CN101364805B
公开(公告)日:2011-11-02
申请号:CN200810200165.8
申请日:2008-09-19
Applicant: 复旦大学
IPC: H03L7/099 , H03K3/0231
Abstract: 本发明属于射频集成电路技术领域,具体为一种实现粗、细双调谐适用于高频应用的低功耗CMOS压控环形振荡器,它由4级相同的差分延迟单元构成环形振荡环路。该压控环形振荡器利用不同相位的振荡信号驱动粗、细调谐输入管,其粗、细调谐均是采用在输入信号与调谐输入管栅极之间插入一个NMOS传输管控制输入信号耦合到调谐输入管栅极的程度。本发明可以在实现粗、细双调谐功能的同时提高电路的振荡频率,并改善振荡信号相位噪声性能,减小电路功耗。
-
公开(公告)号:CN102065055A
公开(公告)日:2011-05-18
申请号:CN201110007437.4
申请日:2011-01-14
Applicant: 复旦大学
IPC: H04L27/26
Abstract: 本发明属于超宽带无线通信技术领域,具体为一种MB-OFDM系统中超快速并行扰码器与解扰器。本发明中,扰码器的16比特伪随机序列与16位并行输入信号分别按位异或后,形成扰码后的信号输出。解扰器的16比特伪随机序列与16位并行扰码信号分别按位异或后实现解扰后的16位并行信号输出。整个电路实现,使用了16个D触发器和16个两输入异或门,电路的关键路径只有一个D触发器和一个两输入异或门,在一个时钟周期内可以同时输出16位随机序列,从而使扰码与解扰的速度大大提高。
-
公开(公告)号:CN101098142B
公开(公告)日:2011-05-04
申请号:CN200710041993.7
申请日:2007-06-14
Applicant: 复旦大学
Abstract: 本发明属于集成电路设计技术领域,具体为一种多边带正交频分复用超宽带(MB-OFDM UWB)系统射频收发机的频率综合器。该频率综合器包括一个锁相环路、两个正交单边带混频器、一个选通器以及其他一些附加电路,可以产生3.432GHz、3.96GHz、4.488GHz三个频点的本振信号,并且可以实现几个频点之间小于9ns的快速切换。本频率综合器通过共用锁相环路中的除法器电路节省了约10%左右的功耗;通过使用多相滤波器,可以最大程度上滤除谐波分量,降低输出本振信号的毛刺(Spurious)的功率。本频率综合器可以满足MB-OFDM UWB Groupl频段射频频率综合器的设计要求,并且可用CMOS工艺实现,降低成本。
-
-
-
-
-
-
-
-
-