-
公开(公告)号:CN110474819A
公开(公告)日:2019-11-19
申请号:CN201910631359.1
申请日:2019-07-12
Applicant: 中国人民解放军战略支援部队信息工程大学
Abstract: 本发明提供了一种基于包计数的FC-ETH协议转换芯片验证装置及方法,包括TX端、RX端以及PRE-CALCULATE模块,所述TX端将源协议标准包发送至所述协议转换芯片后,所述协议转换芯片接收所述源协议标准包进行解析并封装生成目标协议数据包,发送到所述RX端,所述RX端接收所述目标协议数据包,所述源协议为FC协议时,所述目标协议对应为ETH协议,所述源协议为FC协议时,所述ETH协议对应为FC协议,所述PRE-CALCULATE模块连接所述TX端和RX端,用于预计算包计数。本发明所述的基于包计数的FC-ETH协议转换芯片验证装置及方法通过PRE-CALCULATE模块验证FC协议与ETH协议互转芯片的转发功能,支持单向转发与双向转发同时验证,更大程度的给测试人员提供便利。
-
公开(公告)号:CN110177046A
公开(公告)日:2019-08-27
申请号:CN201910312692.6
申请日:2019-04-18
Applicant: 中国人民解放军战略支援部队信息工程大学
IPC: H04L12/741 , H04L12/861 , H04L12/933 , H04L12/935 , H04L29/06
Abstract: 本发明属于网络交换技术领域,特别涉及一种基于拟态思想的安全交换芯片、实现方法及网络交换设备,该方法包含:各端口报文数据依据输入调度进行调度处理;针对各报文数据,提取报文头并缓存报文数据;通过异构解析算法进行解析,针对解析结果进行拟态判决;根据判决结果生成报文描述符,该报文描述符至少包含与报文转发策略行为相关的报文特征信息;查找基于拟态表项校验的表项缓存获取转发策略行为数据并更新报文描述符;从缓存报文数据中提取对应报文数据,将提取到的报文数据以数据包形式发送至相应端口。本发明通过引入去协同缓存、拟态转发引擎以及拟态表项校验等技术,增强交换芯片安全性和可靠性,对网络交换技术发展具有重要的指导意义。
-
公开(公告)号:CN110149242A
公开(公告)日:2019-08-20
申请号:CN201910339183.2
申请日:2019-04-25
Applicant: 中国人民解放军战略支援部队信息工程大学
Abstract: 本发明提供一种支持SRIO与以太网的协议转换功能验证装置及方法。该装置包括:SRIO流量模型设备,用于校验第一以太网协议数据包和第一SRIO协议数据包的一致性;以及以太网流量模型设备,用于校验第二SRIO协议数据包和第二以太网协议数据包的一致性。该方法包括:随机生成若干数据作为payload;按照发送端流量模型侧协议的包格式将payload封装包头信息Header组成第一数据包;将第一数据包发送至目标协议转换芯片,目标协议转换芯片对第一数据包进行协议转换得到第二数据包;将payload备份给接收端流量模型,接收端流量模型根据payload和第二数据包校验目标芯片的协议转换结果。本发明可自动对比payload的双端互联互通,以验证目的协议转换的正确性。
-
公开(公告)号:CN118540248A
公开(公告)日:2024-08-23
申请号:CN202410863391.3
申请日:2024-06-29
Applicant: 中国人民解放军战略支援部队信息工程大学
IPC: H04L43/0852 , H04L43/18 , H04L69/08 , H04L69/18
Abstract: 本发明涉及高速通信技术领域,特别涉及一种支持多种协议的SerDes接口收发时延测量方法及系统,在待测SerDes接口和以太网标准测试仪之间设置协议转换芯片,所述协议转换芯片用于对待测SerDes接口和以太网标准测试仪之间的通信协议进行协议转换;利用以太网标准测试仪测量收发报文中所携带的时间戳,依据收发报文中的时间戳确定SerDes接口收发时延,所述收发报文为发送至待测SerDes接口用于时延测试的以太网报文。本发明利用标准以太网测试仪及可支持以太网、RapidIO、PCIe等多种协议的协议转换芯片来实现对支持以太网、RapidIO、PCIe等多种协议的SerDes接口收发时延进行测量,极大地提高测量效率,保证测量结果的准确性,利用标准测试仪的时间戳功能,测量结果更加权威,便于部署实施。
-
公开(公告)号:CN117614917A
公开(公告)日:2024-02-27
申请号:CN202311486068.0
申请日:2023-11-09
Applicant: 中国人民解放军战略支援部队信息工程大学
IPC: H04L49/111 , H04L49/90 , H04L61/301
Abstract: 本发明涉及嵌入式通信技术领域,特别涉及一种可变设备ID的RapidIO协议报文交换芯片及设备ID管理方法和系统,针对待交换协议报文,提取链路层协议报文中报文参数;依据报文参数并通过路由查表获取待交换报文的输出端口号,并依据输出端口号确定目标端口协议类型;基于目标端口协议类型确定待交换协议报文中源设备和目的设备是否支持当前待交换协议报文升级换代版本,若不支持,则依据目标端口协议类型调整待交换协议报文中源设备ID和目的设备ID位宽,使报文在不同版本RapidIO协议的源设备和目的设备之间互连互通。本发明实现不同代RapidIO交换网络设备ID位宽的统一,实现多代RapidIO设备向上向下兼容,能够简化RapidIO交换网络设备的管理,提升网络整体性能。
-
公开(公告)号:CN112019399B
公开(公告)日:2022-05-17
申请号:CN202010756985.6
申请日:2020-07-31
Applicant: 中国人民解放军战略支援部队信息工程大学
Abstract: 本发明属于嵌入式芯片测试技术领域,特别涉及一种交换芯片路由功能的自动化测试方法及装置,该测试方法包含:搭建测试环境,将报文发生器与待测试交换芯片通过光纤连接,配置待测试交换芯片的端口建链;通过指令配置待测试交换芯片中路由模块的路由信息;执行自动化测试脚本,通过自动对比分析结果进行测试结果判定,实现待测试交换芯片路由功能完备性和可动态配置性能的测试;该测试装置包括测试环境搭建模块、路由模块配置模块和测试模块。本发明实现了对待测试交换芯片路由功能的自动化验证。
-
公开(公告)号:CN110300019B
公开(公告)日:2022-01-25
申请号:CN201910473724.0
申请日:2019-06-01
Applicant: 中国人民解放军战略支援部队信息工程大学
IPC: H04L69/18 , H04L69/22 , H04L67/06 , H04L41/0631 , H04L41/085 , H04L43/10
Abstract: 本发明提供了一种面向多协议交换系统的事件管理子系统,包括:事件触发模块,为多协议交换系统的各个功能模块,根据异常检测主动触发事件,并向信息提取模块发送事件触发指示信息;信息提取模块,对上报的事件触发指示信息进行轮询仲裁,同时提取事件信息,以及进行上报决策;封包处理模块,对信息提取模块上报的事件信息进行事件编码、封包参数信息提取以及封包形成事件管理数据包;事件处理模块,完成事件管理数据包的接收、解析、多协议交换系统各个功能模块事件的清除,以及针对事件做出响应。本发明在多协议交换系统中引入硬件实现的事件管理设计,并通过业务端口将事件信息进行上报,此外通过多协议封包来增加事件管理的灵活性。
-
公开(公告)号:CN113641213A
公开(公告)日:2021-11-12
申请号:CN202110865503.5
申请日:2021-07-29
Applicant: 中国人民解放军战略支援部队信息工程大学
Abstract: 本发明公开一种基于ELS帧的时间同步装置与方法,该方法包括:定时器模块,CPU模块,处理器内部存储模块,DMA模块及FC端口模块;定时器模块根据用户设置的最大计数周期性的触发DMA模块向FC端口模块搬移CSU帧帧;CPU模块根据用户发送的CSR帧进行CSU帧的组装;处理器内部存储模块存储CPU模块组装后的CSU帧;DMA模块将处理器内部存储模块中的CSU帧搬移到FC端口模块上;FC端口模块在发送方向使用本地实时RTC值替换CSU帧内部的时间信息;或在接收方向解析CSU帧的时间信息并更新本地RTC值。本发明利用DMA模块将处理器内部存储模块中的CSU帧搬移到FC端口模块的发送缓冲中,无需CPU模块进行调度,工作效率高。
-
公开(公告)号:CN110011965B
公开(公告)日:2021-09-24
申请号:CN201910148526.7
申请日:2019-02-28
Applicant: 中国人民解放军战略支援部队信息工程大学
IPC: H04L29/06
Abstract: 本发明涉及网络安全技术领域,公开一种基于可信度的执行体完全非一致输出裁决方法,包括:初始化拟态防御设备的执行体池中异构功能等价执行体集合{i|i∈(1,n)}的历史事件记录队列Di={dij|i∈(1,n),j∈(1,l)};根据执行体完成服务响应情况及执行体输出结果对历史事件记录dij进行赋值;根据dij计算各执行体的相对可信度Xi和绝对可信度Yi;通过各执行体的Xi、Yi得出各执行体的最终可信度Zi;将完全非一致输出情况下最终可信度最高的执行体作为最终输出。本发明还公开一种基于可信度的执行体完全非一致输出裁决装置。本发明增强了最终输出结果的可靠性与鲁棒性,可有效解决执行体完全非一致输出情况下无法通过大数或一致性裁决产生最终输出的问题。
-
公开(公告)号:CN109146065B
公开(公告)日:2021-06-08
申请号:CN201811160079.9
申请日:2018-09-30
Applicant: 中国人民解放军战略支援部队信息工程大学 , 天津市滨海新区信息技术创新中心
IPC: G06N3/04
Abstract: 本发明属于卷积神经网络运算技术领域,特别涉及一种二维数据的卷积运算方法及装置,通过起始地址、目的地址、子二维数据块的长度、子二维数据块的宽度以及子二维数据块与原二维数据块的行偏差地址,可以完成任意长度二维数据块的子二维数据块的访问,将子二维数据块与对应的子卷积核进行卷积运算得到子二维数据块的卷积运算结果,并将所有子二维数据块的卷积运算结果累加,得到原二维数据块的卷积运算结果,使基于移位寄存器链的卷积运算加速器实现任意长宽卷积核的卷积运算,运算灵活性高,程序映射简单。
-
-
-
-
-
-
-
-
-