-
公开(公告)号:CN104185242A
公开(公告)日:2014-12-03
申请号:CN201410462227.8
申请日:2014-09-11
Applicant: 电子科技大学
Abstract: 本发明公开了一种降低干扰的无线Mesh网络信道分配与路由联合优化系统与方法,它包括信道分配步骤和路由寻路步骤:(1)计算最短跳数并分层;(2)计算邻居数与节点负载;(3)根据干扰权重按照启发式信道分配方法进行信道分配;(4)中间节点接收路径请求消息,计算上一跳MCDI并进行累加,计算MCDI的时候考虑流内和流间干扰;(5)将得到的值与路由表中存储的值进行比较,对MCDI值最小的路径请求消息进行回复并建立路径。本发明提出一种基于链路负载权重的静态信道分配方法,达到最小化网络中链路之间的干扰的目的,再在路由选择中充分考虑流内干扰和流间干扰因素,得到最优路径,提高网络中的吞吐量,减小延时。
-
公开(公告)号:CN102684707A
公开(公告)日:2012-09-19
申请号:CN201210157967.1
申请日:2012-05-21
Applicant: 电子科技大学
IPC: H03M13/11
Abstract: 本发明提供一种高编码效率的LDPC编码器。LDPC编码器在S矩阵生成时采用并行计算方法,利用RAM更新计算模块输出的一组信息位更新一行S矩阵的元素。在计算S矩阵列和时,并不是等待S矩阵生成完毕后,再对S矩阵的每列元素进行异或;而是直接对RAM更新计算模块输出的信息位进行计算得到S矩阵列和,S矩阵列和结果与S矩阵生成结果同时得到,缩短了校验位的生成时间。另外,在编码过程中RAM更新计算模块仅向右一个方向循环移位,RAM地址与移位因子产生模块按照对应移位值从小到大的顺序对用于读写的RAM地址进行排序,并顺次输出移位值至进行循环移位的RAM更新计算模块,减小了移位的复杂度,进一步缩短编码时间。
-
公开(公告)号:CN101046724A
公开(公告)日:2007-10-03
申请号:CN200610078539.4
申请日:2006-05-10
Abstract: 本发明公开了一种磁盘接口处理器和磁盘操作命令的处理方法。该装置和方法应用于磁盘存储系统中,具体为:命令分析执行单元包含一个以上处理模块,磁盘操作命令被分解为顺序执行的一个以上子任务,每个处理模块对应于该磁盘操作命令的一个子任务,上述处理模块按照子任务的执行顺序,逐级连接形成命令处理流水线;每个处理模块设置有缓冲队列,用于保存上一级模块送至的磁盘操作命令;上述每个处理模块根据自身的空闲情况,从缓冲队列中顺序获取磁盘操作命令执行,并在处理完毕后,将经过自身处理的磁盘操作命令送至下一级模块。本发明的这种装置和方法能够提高磁盘接口的吞吐率、降低平均访问时间,从而提高磁盘存储系统的整体性能。
-
公开(公告)号:CN114281301B
公开(公告)日:2023-06-23
申请号:CN202111326187.0
申请日:2021-11-10
Applicant: 电子科技大学
IPC: G06F7/544
Abstract: 本发明属于智能处理器技术领域,具体提供一种支持内部数据乒乓的高密度存内计算乘加单元电路,用以解决现有技术存在的运算速度慢、运算效率低的问题。本发明在现有存内计算乘加单元中,将SRAM阵列成倍加大并分块划分形成逻辑上交叠的多个SRAM子阵列,用以作为实现数据乒乓操作的电路支持,通过内部数据乒乓操作减少甚至消除了切换的等待时间,大大提高计算效率;并且,成倍加大的SRAM阵列能够填补于实际集成电路中硅片上的空白区域,并不会增大电路面积,反而提高电路的硅片面积利用率。因此,本发明具有提升CIM架构芯片面效比及能效比的优点,乒乓结构提供了更加灵活的数据配置方案,且不限于使用全数字累加树、模拟域运算读出等方式。
-
-
公开(公告)号:CN114237550A
公开(公告)日:2022-03-25
申请号:CN202111337903.5
申请日:2021-11-10
Applicant: 电子科技大学
Abstract: 本发明属于智能处理器技术领域,具体提供一种基于Wallace树的多输入移位求和累加器,包括:异或门阵列、初始进位向量生成模块、Wallace压缩树、4‑2压缩器、累加寄存器及加法器;本发明通过异或门阵列和初始进位向量生成模块将原码和减法操作一次性转换为补码加法用于Wallace树,提供对多数据格式和加减法的原生支持,节省硬件开销;再基于4‑2压缩器与累加寄存器实现累加,4‑2压缩器将Wallace树的2个输出值与累加寄存器中存储值进行压缩得到2个中间结果、并输出至累加寄存器中更新存储值,节省了对Wallace树结果求和的进位链开销,同时在累加寄存器前移除了全加器进位链,极大地方便了流水线的设计,有利于提高时钟频率和累加效率。
-
公开(公告)号:CN108629455B
公开(公告)日:2021-09-24
申请号:CN201810433324.2
申请日:2018-05-08
Applicant: 电子科技大学
Abstract: 本发明属于智能交通技术领域,具体涉及一种基于车辆自组织网的实时路径规划方法。本发明通过车辆自组织网中车辆间直接进行分布式信息交互,不需要将数据回传至处理中心进行模式分析等操作,从而减短了信息的延时,以及现有导航依靠网络通讯对基础设施的强大依赖性。本发明在实时路况信息获取方式及路况信息处理方式上进行创新,提出的实时路径规划方案较现有方案灵活性更强,效率更高。
-
公开(公告)号:CN106937393B
公开(公告)日:2020-07-28
申请号:CN201710274638.8
申请日:2017-04-25
Applicant: 电子科技大学
Abstract: 本发明公开了一种基于优先级的无线资源调度方法,包括以下步骤:将用户分为高、中、低三个优先级;计算各个用户的调度优先级因子,并根据调度优先级因子大小,实现对中、低优先级用户的调度优先级排序;在每个TTI中,检测高优先级用户是否存在待发送的数据;若存在,优先为高优先级用户分配资源块RB,直至所有高优先级用户的数据都被发送,再进入下一步;若不存在,直接进入下一步;若存在剩余的资源块RB,则按照调度优先级排序,将剩余资源块RB分配给中、低优先级用户,直至所有的资源块RB被分配完成。本发明在优先分配资源给高优先级用户的基础上,通过计算优先级因子实现中、低优先级用户的优先级排序,进而实现了资源块RB的合理利用。
-
公开(公告)号:CN108649976B
公开(公告)日:2020-05-12
申请号:CN201810087553.3
申请日:2018-01-30
Applicant: 电子科技大学
IPC: H04B1/10 , H04B7/026 , H04B7/0413 , H04B7/06 , H04B7/08
Abstract: 本发明公开了一种无线传感网中基于双环的节点选择旁瓣抑制方法,该方法属于无线通信领域,主要涉及传感网络协作波束成形中,基于双环的节点选择旁瓣抑制方法。本发明在现有技术的基础上,改进设计了基于双环和扇区结合的方法,能在保证接收端要求SNR的前提下,极大的减小了协作波束的旁瓣值,使旁瓣得到了有效的抑制。通过分析目的节点接收到的协作远场波形可以得到该节点选择方案的性能,在保证较窄的波束主瓣的前提下,能明显的看出本文的方法对波形旁瓣的抑制效果;本发明利用了当节点足够稀疏时,协作波束的方向性会更加明显;从环和扇区中进行节点选择,提高了系统性能的优势,提出在双环扇区进行交叉的选择,有效的提升了节点的稀疏性,增强了传输性能。
-
公开(公告)号:CN110310480A
公开(公告)日:2019-10-08
申请号:CN201910554208.0
申请日:2019-06-25
Applicant: 电子科技大学
Abstract: 本发明公开了一种基于拥塞控制的实时路径规划方法,属于路径规划技术领域。本发明的规划步骤包括:为路网中所有的车辆规划初始路线,并计算出备选路线;建立路网道路拥塞模型,并持续更新;生成簇头随机种子,按簇队列通信规则进行通信;车辆节点通过车载自组织网订阅车辆动态和道路实时交通流数据;通过拥塞模型为簇头车辆预测即将遇到的拥塞街道,若预测到即将遇到堵塞,则建立簇队列进行通知提醒拥塞消息,簇头及队列车辆比较当前路径和备选路径的剩余旅车时间,判断是否需要更新路线。本发明基能有效分流拥塞街道的车流量,有利于全局交通流的合理分布;能对路网的所有车辆同时进行路径规划,节约计算量,提高路径规划效率。
-
-
-
-
-
-
-
-
-