-
公开(公告)号:CN109239689A
公开(公告)日:2019-01-18
申请号:CN201811080968.4
申请日:2018-09-17
Applicant: 西安空间无线电技术研究所
IPC: G01S7/41
Abstract: 一种基于FPGA的雷达成像处理自动截位系统,涉及空间微波遥感技术领域;包括AD采集模块、数字下变频模块、多普勒预补偿模块、傅里叶变换模块、脉冲压缩徙动矫正模块、逆傅里叶变换模块、数据缓存模块、相位补偿模块和频谱分析模块;对第一幅以及后续图像的截位处理方法,细分了应用情况,仅第一幅图像通过默认值截位,后续图像均采用统计出的截位值,实现了自动截位控制,克服现有方法自适应性差、通用性差的缺点;本发明通用性强,利于工程实现,软件移植性强,为雷达成像处理的工程实现打下了关键基础。
-
公开(公告)号:CN106093884B
公开(公告)日:2018-09-18
申请号:CN201610377929.5
申请日:2016-05-31
Applicant: 西安空间无线电技术研究所
Abstract: 一种改进的基于FPGA的多通相关处理实现方法,首先对待相关处理信号进行正交变换、同或运算,得到同或结果数据后将分别使用二进制加法器得到加法器输出数据,然后令计数器循环计数,将加法器输出数据、RAM块中数据作为累加器输入,得到累加结果数据并作为新的RAM块中数据,最后当计数等于积分时间时,将累加器的计算结果作为多通道相关处理结果输出。本发明方法通过对相关数据进行1bit加法运算、二进制加法器分组,与现有技术相比,在简化了FPGA运算逻辑的同时,还减少了FPGA中逻辑资源的占用率,在输入信号路数较多时,可明显提高FPGA的处理效率,具有较好的适用价值。
-
公开(公告)号:CN105468073B
公开(公告)日:2017-05-10
申请号:CN201510944721.2
申请日:2015-12-16
Applicant: 西安空间无线电技术研究所
IPC: G05F1/56
Abstract: 一种高速采集处理系统瞬态功耗降低电路及方法,基于多片AD和FPGA实现,多片高速AD模数转换模块完成多路宽带信号的采集,FPGA完成多片高速AD模数转换模块的上电控制、配置并完成高速AD模数转换模块输出的高速并行信号的接收及处理,开关电源类型的DC/DC模块完成+28V转+5V,开关电源类型的点负载模块分别完成+5V电压转+1.2V电压和+5V电压转+2.5V电压的功能,多片线性稳压电源模块完成+2.5V转+1.9V的功能,调节点负载模块的开关频率和补偿参数。本发明使高速采集电路在FPGA加载及宽带信号输入的情况下瞬态功耗得到一定的抑制,DC/DC模块在瞬态功耗接近额定输出时仍能稳定工作,从而保证DC/DC模块较高的输出效率,从而降低了整机的热耗。
-
公开(公告)号:CN106526560A
公开(公告)日:2017-03-22
申请号:CN201610877664.5
申请日:2016-10-08
Applicant: 西安空间无线电技术研究所
IPC: G01S7/41
CPC classification number: G01S7/414
Abstract: 一种高效的FPGA通用MTI实现方法,首先获取当前动目标显示需要处理的最大对消脉冲数、脉冲最大点数,然后在FPGA中生成对应个数及深度的FIFO核、复乘核,读取雷达探测动目标得到的回波模拟数据,进行采集、下变频等处理后得到回波模拟数据对应的多脉冲数据,然后将多脉冲数据划分成多个数据,将划分得到的多个数据依次进行延时,并流水化送至各个FIFO核、复乘核,最后分别获取各个复乘核对应的对消系数,进行相乘得到各个复乘结果,对复乘结果进行按位与、叠加运算,得到运算结果,完成动目标MTI。
-
公开(公告)号:CN106483505A
公开(公告)日:2017-03-08
申请号:CN201610841829.3
申请日:2016-09-22
Applicant: 西安空间无线电技术研究所
CPC classification number: G01S7/02 , G01S13/90 , G06T1/0007 , G06T1/60
Abstract: 本发明涉及一种通用的FPGA原位数据转置分块方法,现有的矩阵原位转置方法覆盖的情况不全面,不能通用于各种数据情况,且没有考虑FPGA工程实现的难度,FPGA代码移植性差。本发明将距离点数M和方位向点数N的比值作为标准建立FPGA原位转置处理方法模型,对大矩阵划分方法进行细化,在基本实现方法的基础上提出了通用化、模块化的矩阵转置实现方法,可以灵活应用于各种情况,便于权衡FPGA代码设计难度和处理效率,便于FPGA工程应用和代码移植。
-
公开(公告)号:CN114492557B
公开(公告)日:2025-03-25
申请号:CN202111326389.5
申请日:2021-11-10
Applicant: 西安空间无线电技术研究所
Abstract: 本发明提出了一种基于FPGA的宽带碰撞脉冲实时聚类方法。传统的脉冲聚类方法是基于DSP处理平台,面对信号带宽大、脉冲存在碰撞和数据吞吐量较大的场景,采用DSP顺序执行的处理方法适用范围受限,实时性无法满足。针对不足,本发明依据大带宽碰撞脉冲场景实时聚类需求,利用FPGA流水处理特点,设计了一种高度并行的二维实时聚类结构。以典型宽带碰撞脉冲实测场景为例说明了该方法的有效性,有效弥补了传统处理方式的不足。本发明可以用于电子侦察、电子干扰和抗干扰领域,提供目标检测、雷达特性提取和脉冲描述字生成等方法,具有实时性更强、适用性更广的特点。
-
公开(公告)号:CN114039600B
公开(公告)日:2024-06-25
申请号:CN202111138049.X
申请日:2021-09-27
Applicant: 西安空间无线电技术研究所
IPC: H03M1/12
Abstract: 本发明提供了一种多通道高速AD同步采集装置及方法,包括数据处理板和N个数据采集板;所述数据处理板包括本振、锁相环、功分器、时钟芯片I、模拟光模块I、N个数字光模块I(N≥1)和数据处理板FPGA芯片;所述数据采集板包括模拟光模块II、SMA、时钟芯片II、数字光模块II、M个AD转换芯片(M≥1)和数据采集板FPGA芯片。本发明中装置及方法结合高速AD转换芯片自带的自动同步功能、板间同步技术以及模拟光模块、数字光模块、GTX传输技术,解决了多通道高速AD同步采集的限制,确保了多路AD数据采集的同步性及相位一致性,测量精度高,相关系数精度优于99%,相关相位精度≤±0.5°。
-
公开(公告)号:CN109491707B
公开(公告)日:2022-03-04
申请号:CN201811260595.9
申请日:2018-10-26
Applicant: 西安空间无线电技术研究所
Abstract: 一种DSP程序在轨重构和维护方法,首先将FPGA、DSP、Nor Flash构成T型总线,然后将DSP原始程序版本对应的位流文件存储在存储器Nor Flash的基片中,控制FPGA接收上注的重构程序版本对应的位流文件,并写入Nor Flash中当前重构程序版本对应的基片,最后对DSP原始程序版本、DSP重构程序版本中的程序段、数据段分别进行分段,根据DSP重构程序版本的变更情况,对变更扇区进行重构,实时读取DSP重构程序版本对应的三份数据,按位进行三取二判决,得到发生单粒子翻转的扇区,并根据三取二判决结果进行回写纠错、完成DSP在线维护。
-
公开(公告)号:CN109239689B
公开(公告)日:2020-07-14
申请号:CN201811080968.4
申请日:2018-09-17
Applicant: 西安空间无线电技术研究所
IPC: G01S7/41
Abstract: 一种基于FPGA的雷达成像处理自动截位系统,涉及空间微波遥感技术领域;包括AD采集模块、数字下变频模块、多普勒预补偿模块、傅里叶变换模块、脉冲压缩徙动矫正模块、逆傅里叶变换模块、数据缓存模块、相位补偿模块和频谱分析模块;对第一幅以及后续图像的截位处理方法,细分了应用情况,仅第一幅图像通过默认值截位,后续图像均采用统计出的截位值,实现了自动截位控制,克服现有方法自适应性差、通用性差的缺点;本发明通用性强,利于工程实现,软件移植性强,为雷达成像处理的工程实现打下了关键基础。
-
公开(公告)号:CN106406286B
公开(公告)日:2018-10-09
申请号:CN201610964635.2
申请日:2016-10-28
Applicant: 西安空间无线电技术研究所
IPC: G05B23/02
Abstract: 本发明涉及一种雷达信号处理器高速数模混合电路的验证方法,该方法在FPGA中增加ROM数字源、逻辑选通开关和二选一开关,ROM数字源存储一组雷达数字回波信号的数字源,逻辑选通开关和二选一开关根据不同工作模式指令,通过上位机控制进行相应逻辑选择,实现数模混合电路数据通路之间的切换,能在不改变当前FPGA程序的状态下,对高速数模混合电路进行定量分析验证,便于在雷达信号处理器系统联试过程中快速对数模混合电路数据链路的正确性进行验证。该方法实现简单,资源消耗少,测试方便快捷,便于问题的定位和解决,提高高速数模混合电路的验证效率,适用于雷达信号处理器高速数模混合电路数据链路正确性的验证。
-
-
-
-
-
-
-
-
-