一种改进的基于FPGA的多通相关处理实现方法

    公开(公告)号:CN106093884A

    公开(公告)日:2016-11-09

    申请号:CN201610377929.5

    申请日:2016-05-31

    CPC classification number: G01S7/295 G01S7/2806 G01S7/352

    Abstract: 一种改进的基于FPGA的多通相关处理实现方法,首先对待相关处理信号进行正交变换、同或运算,得到同或结果数据后将分别使用二进制加法器得到加法器输出数据,然后令计数器循环计数,将加法器输出数据、RAM块中数据作为累加器输入,得到累加结果数据并作为新的RAM块中数据,最后当计数等于积分时间时,将累加器的计算结果作为多通道相关处理结果输出。本发明方法通过对相关数据进行1bit加法运算、二进制加法器分组,与现有技术相比,在简化了FPGA运算逻辑的同时,还减少了FPGA中逻辑资源的占用率,在输入信号路数较多时,可明显提高FPGA的处理效率,具有较好的适用价值。

    一种基于参数拟合的超大带宽信号预失真补偿方法

    公开(公告)号:CN105242242B

    公开(公告)日:2017-12-19

    申请号:CN201510536421.0

    申请日:2015-08-27

    Abstract: 本发明涉及一种基于参数拟合的超大带宽信号预失真补偿方法,该方法通过对失真的超大带宽信号进行分析,提取出超大带宽信号产生系统的失真特性,计算出与其失真相关的幅度失真参数和相位失真参数,利用幅度失真参数和相位失真参数与超大带宽信号的理论值进行简单乘法和除法计算可以实时补偿超大带宽信号的基带数据,最后利用现场可编程门阵列(FPGA)和数字模拟转换器(DAC)将补偿后的超大带宽信号的基带数据送出,即可得到补偿后的超大带宽信号。该方法不需要构造预失真滤波器等复杂操作,实现简单;不需要大量的乘法器或大容量存储器,资源消耗少;补偿后幅度误差和相位误差减小到补偿前的十分之一,补偿效果明显;适用于超大带宽信号的预失真补偿。

    一种多通道数字相关器性能测试方法

    公开(公告)号:CN106093624B

    公开(公告)日:2018-11-23

    申请号:CN201610378291.7

    申请日:2016-05-31

    Abstract: 一种多通道数字相关器性能测试方法,首先产生两路非相关噪声信号,并分别进行功分处理,将功分得到的两路功分信号进行移相得到两路噪声信号,其余两路进行衰减、合路后得到第三路噪声信号,调节衰减量、移相值直至三路噪声信号满足要求,然后将三路噪声信号进行功分处理得到多路待测试源通道并送至待测试数字相关器,得到实测复相关值,同时计算得到预期复相关值,最后根据实测复相关值、预期复相关值得到待测试数字相关器精度并完成当待测试数字相关器精度测试。本发明方法通过使用切换控制矩阵器实现了待测试数字相关器多路通道同时测试,解决了现有技术中人为操作过多及长时间性能漂移引入误差的问题,具有较好的适用价值。

    一种多通道数字相关器性能测试方法

    公开(公告)号:CN106093624A

    公开(公告)日:2016-11-09

    申请号:CN201610378291.7

    申请日:2016-05-31

    CPC classification number: G01R31/00

    Abstract: 一种多通道数字相关器性能测试方法,首先产生两路非相关噪声信号,并分别进行功分处理,将功分得到的两路功分信号进行移相得到两路噪声信号,其余两路进行衰减、合路后得到第三路噪声信号,调节衰减量、移相值直至三路噪声信号满足要求,然后将三路噪声信号进行功分处理得到多路待测试源通道并送至待测试数字相关器,得到实测复相关值,同时计算得到预期复相关值,最后根据实测复相关值、预期复相关值得到待测试数字相关器精度并完成当待测试数字相关器精度测试。本发明方法通过使用切换控制矩阵器实现了待测试数字相关器多路通道同时测试,解决了现有技术中人为操作过多及长时间性能漂移引入误差的问题,具有较好的适用价值。

    一种基于参数拟合的超大带宽信号预失真补偿方法

    公开(公告)号:CN105242242A

    公开(公告)日:2016-01-13

    申请号:CN201510536421.0

    申请日:2015-08-27

    CPC classification number: G01S7/02

    Abstract: 本发明涉及一种基于参数拟合的超大带宽信号预失真补偿方法,该方法通过对失真的超大带宽信号进行分析,提取出超大带宽信号产生系统的失真特性,计算出与其失真相关的幅度失真参数和相位失真参数,利用幅度失真参数和相位失真参数与超大带宽信号的理论值进行简单乘法和除法计算可以实时补偿超大带宽信号的基带数据,最后利用现场可编程门阵列(FPGA)和数字模拟转换器(DAC)将补偿后的超大带宽信号的基带数据送出,即可得到补偿后的超大带宽信号。该方法不需要构造预失真滤波器等复杂操作,实现简单;不需要大量的乘法器或大容量存储器,资源消耗少;补偿后幅度误差和相位误差减小到补偿前的十分之一,补偿效果明显;适用于超大带宽信号的预失真补偿。

    一种改进的基于FPGA的多通相关处理实现方法

    公开(公告)号:CN106093884B

    公开(公告)日:2018-09-18

    申请号:CN201610377929.5

    申请日:2016-05-31

    Abstract: 一种改进的基于FPGA的多通相关处理实现方法,首先对待相关处理信号进行正交变换、同或运算,得到同或结果数据后将分别使用二进制加法器得到加法器输出数据,然后令计数器循环计数,将加法器输出数据、RAM块中数据作为累加器输入,得到累加结果数据并作为新的RAM块中数据,最后当计数等于积分时间时,将累加器的计算结果作为多通道相关处理结果输出。本发明方法通过对相关数据进行1bit加法运算、二进制加法器分组,与现有技术相比,在简化了FPGA运算逻辑的同时,还减少了FPGA中逻辑资源的占用率,在输入信号路数较多时,可明显提高FPGA的处理效率,具有较好的适用价值。

Patent Agency Ranking