-
公开(公告)号:CN115835050A
公开(公告)日:2023-03-21
申请号:CN202211338394.2
申请日:2022-10-28
Applicant: 西安空间无线电技术研究所
Abstract: 本发明公开了一种无主控分布式高速采集设备及方法,属于空间微波遥感技术领域。该设备包括ADC高速采集模块、低频接插件、光模块。ADC高速采集模块用于对双通道待采数据进行采集及预处理,光模块用于对预处理得到的数据进行下传;低频接插件用于向ADC高速采集模块输入一路供电并传输配置信号,向光模块输入一路供电。本设备在满足高速采集的同时,大大缩小了设备外观尺寸,便于应用于各类电路中。
-
公开(公告)号:CN113609636A
公开(公告)日:2021-11-05
申请号:CN202110687543.5
申请日:2021-06-21
Applicant: 西安空间无线电技术研究所
IPC: G06F30/20
Abstract: 本发明公开了一种基于TLK2711传输的AD采集数据FPGA处理仿真验证系统,使用高速串行传输芯片TLK2711对探测雷达大型外场试验的原始数据进行传输并存储,可确保每次大型外场试验都可以取得原始的真实回波数据;采用FPGA实时处理与MATLAB后处理相结合的数据分析技术,可实现理论算法与硬件产品实时处理的并行验证,处理结果一致性好,为准确快速定位问题、算法修正提供了强有力的支撑,有效提升了大型试验的效率、避免了试验反复带来的高额成本。
-
公开(公告)号:CN107703507B
公开(公告)日:2020-04-10
申请号:CN201710770408.0
申请日:2017-08-31
Applicant: 西安空间无线电技术研究所
IPC: G01S13/90
Abstract: 本发明公开了一种基于FPGA的目标聚类实现方法及装置,其中,该方法包括以下步骤:SAR图像经过检测得到超过检测门限点的行列位置向量;在FPGA中建立三个先入先出队列,将所有待聚类的元素放入FIFO1中;将FIFO1的所有待聚类的元素依次读出,将第一个元素的坐标与所有元素坐标相比较进行聚类,能够聚成同一个目标的元素放入FIFO2,否则将元素放入FPGA的FIFO3;判断FIFO3是否为空,若为空则表示FIFO2中的所有元素都聚为一类目标;若FIFO3非空且FIFO2中元素个数为1,则FIFO2中的一个元素聚类成为一点,将步骤3中的FIFO3的数据写入FIFO1中,从步骤3开始进行新一个目标的聚类。本发明不但可以准确对目标实现点迹凝聚,还可以减少硬件开销、降低FPGA功耗,提高实时性。
-
公开(公告)号:CN107608922B
公开(公告)日:2019-10-22
申请号:CN201710761911.X
申请日:2017-08-30
Applicant: 西安空间无线电技术研究所
Abstract: 本发明公开了一种门控信号跨时钟域恢复方法,包括如下步骤:先利用源及定时单元产生门控信号,并产生与门控信号同步的伴随时钟;再利用采集压缩单元采集源及定时单元产生的门控信号,并通过FIFO和与伴随时钟同源同频的时钟实现门控信号跨时钟域恢复。本发明通过采用门控加伴随时钟的同步传输方法,有效确保了被传输的门控信号在写入FIFO时,其周期和占空比保持不变;同时利用与伴随时钟同源同频的时钟读FIFO,实现了FIFO读出时的周期和占空比恒定,弥补了传统的处理方法无法确保采集门控周期和占空比保持恒定的缺陷。
-
公开(公告)号:CN109239679A
公开(公告)日:2019-01-18
申请号:CN201811082032.5
申请日:2018-09-17
Applicant: 西安空间无线电技术研究所
IPC: G01S7/295
Abstract: 本发明一种可智能压缩的雷达信号处理系统及验证方法,系统包括动态去直流模块、雷达回波功率检测控制模块、工作参数提取模块、DDR参数化模块和BAQ参数化模块。动态去直流模块可智能对系统中直流分量进行动态消除,雷达回波功率检测控制模块能够根据不同应用环境场景的实际情况,对输入雷达回波功率大小进行适应性调整,工作参数提取模块可提取上位机控制界面设置的雷达工作模式参数,根据工作参数提取模块提取的工作参数,分别对DDR缓存模块和BAQ压缩模块进行参数化配置,使压缩系统工作在设置的雷达工作模式下。该系统提高了雷达回波信号BAQ压缩算法适应复杂环境的能力,增强了雷达信号处理压缩系统的实用性。
-
公开(公告)号:CN114039600A
公开(公告)日:2022-02-11
申请号:CN202111138049.X
申请日:2021-09-27
Applicant: 西安空间无线电技术研究所
IPC: H03M1/12
Abstract: 本发明提供了一种多通道高速AD同步采集装置及方法,包括数据处理板和N个数据采集板;所述数据处理板包括本振、锁相环、功分器、时钟芯片I、模拟光模块I、N个数字光模块I(N≥1)和数据处理板FPGA芯片;所述数据采集板包括模拟光模块II、SMA、时钟芯片II、数字光模块II、M个AD转换芯片(M≥1)和数据采集板FPGA芯片。本发明中装置及方法结合高速AD转换芯片自带的自动同步功能、板间同步技术以及模拟光模块、数字光模块、GTX传输技术,解决了多通道高速AD同步采集的限制,确保了多路AD数据采集的同步性及相位一致性,测量精度高,相关系数精度优于99%,相关相位精度≤±0.5°。
-
公开(公告)号:CN106597392A
公开(公告)日:2017-04-26
申请号:CN201611060363.X
申请日:2016-11-25
Applicant: 西安空间无线电技术研究所
Abstract: 一种SAR系统实时相位误差补偿方法,步骤为:(1)依次产生n组样本信号脉冲,每一组样本信号又包括2m个样本信号脉冲;(2)采集任意一组样本信号,共2m个样本信号脉冲,求取该组全部2m个样本信号脉冲的平均值作为标准信号并存储;(3)对于其余的n‑1组样本信号脉冲中的每一组,当采集到该组的第一个脉冲时,与存储的标准信号进行相位差计算,得到相位误差θ21‑1;采集到第二个脉冲时,同样与标准信号进行相位差计算,得到相位误差θ21‑2;以此类推,直到得到第2m个脉冲与标准信号的相位然后对θ21‑1、θ21‑2……做平均,求得相位误差θ21;(4)利用n‑1个相位误差θ21,分别对相应样本信号脉冲组所在的通道进行相位校准。
-
公开(公告)号:CN114039600B
公开(公告)日:2024-06-25
申请号:CN202111138049.X
申请日:2021-09-27
Applicant: 西安空间无线电技术研究所
IPC: H03M1/12
Abstract: 本发明提供了一种多通道高速AD同步采集装置及方法,包括数据处理板和N个数据采集板;所述数据处理板包括本振、锁相环、功分器、时钟芯片I、模拟光模块I、N个数字光模块I(N≥1)和数据处理板FPGA芯片;所述数据采集板包括模拟光模块II、SMA、时钟芯片II、数字光模块II、M个AD转换芯片(M≥1)和数据采集板FPGA芯片。本发明中装置及方法结合高速AD转换芯片自带的自动同步功能、板间同步技术以及模拟光模块、数字光模块、GTX传输技术,解决了多通道高速AD同步采集的限制,确保了多路AD数据采集的同步性及相位一致性,测量精度高,相关系数精度优于99%,相关相位精度≤±0.5°。
-
公开(公告)号:CN106406286B
公开(公告)日:2018-10-09
申请号:CN201610964635.2
申请日:2016-10-28
Applicant: 西安空间无线电技术研究所
IPC: G05B23/02
Abstract: 本发明涉及一种雷达信号处理器高速数模混合电路的验证方法,该方法在FPGA中增加ROM数字源、逻辑选通开关和二选一开关,ROM数字源存储一组雷达数字回波信号的数字源,逻辑选通开关和二选一开关根据不同工作模式指令,通过上位机控制进行相应逻辑选择,实现数模混合电路数据通路之间的切换,能在不改变当前FPGA程序的状态下,对高速数模混合电路进行定量分析验证,便于在雷达信号处理器系统联试过程中快速对数模混合电路数据链路的正确性进行验证。该方法实现简单,资源消耗少,测试方便快捷,便于问题的定位和解决,提高高速数模混合电路的验证效率,适用于雷达信号处理器高速数模混合电路数据链路正确性的验证。
-
公开(公告)号:CN118134975A
公开(公告)日:2024-06-04
申请号:CN202311714484.1
申请日:2023-12-13
Applicant: 西安空间无线电技术研究所
IPC: G06T7/33
Abstract: 本发明公开了一种基于先验信息的SAR图像特征点配准方法及系统,其中,该方法包括:得到两个SAR图像的候选匹配区域中的特征向量;将一个SAR图像的候选匹配区域中的特征向量和另一个SAR图像的候选匹配区域中的特征向量进行匹配。本发明复杂度低,提高了SAR图像配准算法效率。
-
-
-
-
-
-
-
-
-