-
公开(公告)号:CN106157918A
公开(公告)日:2016-11-23
申请号:CN201610803579.4
申请日:2016-09-06
Applicant: 友达光电股份有限公司
IPC: G09G3/36
CPC classification number: G09G3/3648 , G09G3/3607
Abstract: 本发明提供了一种驱动显示面板的方法及显示面板,其中,该显示面板包含多个用以显示一颜色的像素,且该多个像素包含一第一组像素、一第二组像素、一第三组像素。该方法包含当控制该多个像素显示一第一数据时,对该第一组像素提供一第一电压,对该第二组像素提供一第二电压,及对该第三组像素提供一第三电压,及当控制该多个像素显示一第二数据时,对该第一组像素及该第二组像素提供一第四电压,及对该第三组像素提供一第五电压。该第一数据小于一第一门槛值,该第二数据大于该第一门槛值。该第一电压高于该第二电压及该第三电压,该第四电压高于该第五电压。
-
公开(公告)号:CN105957492A
公开(公告)日:2016-09-21
申请号:CN201610556808.7
申请日:2016-07-15
Applicant: 友达光电股份有限公司
IPC: G09G3/36
CPC classification number: G09G3/3607 , G09G3/3614 , G09G3/3648 , G09G3/3677 , G09G3/3688 , G09G2300/0447 , G09G2300/0452 , G09G2310/08 , G09G2320/0209 , G09G2320/0673
Abstract: 本发明公开了一种显示面板,包含像素阵列、栅极驱动电路及数据驱动电路。像素阵列包含多个像素区块、多条栅极线及多条数据线。栅极驱动电路电性耦接于这些栅极线,用以驱动像素阵列中的子像素。数据驱动电路电性耦接于这些数据线,用以对像素阵列中的子像素提供数据信号。每一个像素区块的这些子像素包含数量相等的多个第一子像素及多个第二子像素。这些第一子像素的亮度值均大于这些第二子像素的亮度值。数据驱动电路利用极化序列,改变像素阵列中每一个子像素的极性。
-
公开(公告)号:CN105761659A
公开(公告)日:2016-07-13
申请号:CN201610320845.8
申请日:2016-05-13
Applicant: 友达光电股份有限公司
IPC: G09G3/20
Abstract: 本发明公开了一种显示装置,包含多条数据线、多条扫描线以及一像素阵列。像素阵列电性耦接该些数据线与该些扫描线。电性耦接同一条扫描线的子像素颜色相同。像素阵列包含多个第一色子像素列、多个第二色子像素列以及多个第三色子像素列。相应于同一数据线的第三色子像素中包含一第一子像素与一第二子像素。第一子像素与第二子像素的极性为相异。配置于第一子像素与第二子像素之间的子像素的极性为相同。
-
公开(公告)号:CN103760724B
公开(公告)日:2016-04-20
申请号:CN201410042366.5
申请日:2014-01-28
Applicant: 友达光电股份有限公司
IPC: G02F1/1343 , G02F1/1333
CPC classification number: G02F1/134309 , G02F1/13624 , G02F1/136286 , H01L27/124
Abstract: 一种有源元件阵列基板包含基板、第一像素电极与第一垫高结构。第一像素电极位于基板上或上方,且此第一像素电极包含第一主干电极、第二主干电极与多个第一分支电极。第二主干电极与第一主干电极交错,以于第一主干电极与第二主干电极的交错处形成第一交点。第一分支电极连接第一主干电极与第二主干电极,以定义出多个第一配向领域,其中第一分支电极至少相对于第二主干电极呈非对称分布。第一垫高结构至少介于第一交点与基板之间,以至少于第一交点处形成第一隆起部。
-
公开(公告)号:CN104155813A
公开(公告)日:2014-11-19
申请号:CN201410414293.8
申请日:2014-08-21
Applicant: 友达光电股份有限公司
IPC: G02F1/1343 , G02F1/1345 , G02F1/1335 , H01L27/12
CPC classification number: G02F1/1334 , G02F1/1343 , G02F1/136213 , G02F2001/134345 , G02F2001/134354 , G09G3/2003 , G09G3/3648 , G09G5/04 , G09G2300/0452 , G09G2320/0242 , H01L27/12
Abstract: 一种像素结构、画素像素阵列以及显示面板,该像素结构包括有源元件、第一像素电极、第二像素电极以及导线。第一像素电极与有源元件电性连接。第二像素电极与第一像素电极电性绝缘。导线位于第一像素电极以及第二像素电极的下方,其中有源元件通过导线以与第一像素电极电性连接,且导线与第二像素电极耦合以形成耦合电容(coupling capacitance)。如此一来,同一个像素结构在驱动过程中可使得这两块像素电极具有不同的电压,进而改善显示面板的侧视色偏现象。
-
公开(公告)号:CN102621755B
公开(公告)日:2014-07-09
申请号:CN201210083219.3
申请日:2012-03-21
Applicant: 友达光电股份有限公司
IPC: G02F1/1362 , G02F1/1368 , G02F1/1343 , G02F1/133 , G09G3/36
CPC classification number: G09G3/3659 , G09G3/2025 , G09G3/2074 , G09G3/2081 , G09G2300/0852 , G09G2320/0242 , G09G2320/0276
Abstract: 一种液晶显示器面板。在一实施例中,液晶显示器面板包含以阵列的形式排列的多个像素,这些像素其中之一像素是位于两相邻扫描线(Gn,Gn_CS)与两相邻数据线Dm和Dm+1之间。此像素包含像素电极、第一晶体管T1以及第二晶体管T2。第一晶体管T1是电性耦接至扫描线Gn、数据线Dm和像素电极,而第二晶体管T2是电性耦接至扫描线Gn_CS和像素电极,如此当施加扫描信号至扫描线{Gn,Gn_CS}以及施加数据信号至数据线时,此像素的像素电极于图框周期的第一时段接收第一电压,并于第二时段接收第二电压,其中第一电压和第二电压彼此是实质不同。
-
公开(公告)号:CN103257489A
公开(公告)日:2013-08-21
申请号:CN201310151569.3
申请日:2013-04-27
Applicant: 友达光电股份有限公司
IPC: G02F1/1343
Abstract: 一种主动元件基板及应用其的显示面板。主动元件基板包含基材、像素单元、扫描线与数据线。像素单元配置于基材上,且包含至少一主动元件、至少一连接图案、第一绝缘层与至少一像素电极。连接图案电性连接主动元件。第一绝缘层覆盖主动元件,且具有至少一贯穿孔,贯穿孔暴露出连接图案。像素电极包含主干电极、多个分支电极与连接电极。主干电极位于第一绝缘层上,且具有高度转折部、主干部与低陷部。高度转折部位于主干部与贯穿孔之间。低陷部毗邻高度转折部靠近贯穿孔的一侧,其中主干部至基材的垂直高度大于低陷部至基材的垂直高度。分支电极位于第一绝缘层上,且连接主干部以形成至少二个配向区域。连接电极经由贯穿孔与连接图案电性连接。
-
公开(公告)号:CN119992978A
公开(公告)日:2025-05-13
申请号:CN202510381786.4
申请日:2025-03-28
Applicant: 友达光电股份有限公司
Abstract: 一种透明显示器,其包含:显示面板和驱动电路芯片。显示面板包含多个像素结构。驱动电路芯片电性连接至显示面板,且沿着第一方向设置。像素结构包含:高辉度发光元件和第一至第四黑色矩阵。第一和第二黑色矩阵沿着第二方向延伸,且彼此相对。第一方向与第二方向互相垂直。第三和第四黑色矩阵位于第一和第二黑色矩阵之间。第三和第四黑色矩阵沿着第一方向延伸,且彼此相对。第一至第四黑色矩阵环绕高辉度发光元件。高辉度发光元件与第一至第四黑色矩阵之间分别具有第一至第四距离。第四距离为其中最小者,且大于或等于40微米。
-
公开(公告)号:CN119649697A
公开(公告)日:2025-03-18
申请号:CN202510015196.X
申请日:2025-01-06
Applicant: 友达光电股份有限公司
IPC: G09F9/30 , H10K59/126 , H10K59/80 , H10H29/30 , H10H29/855
Abstract: 一种抑制漏光层与显示面板,抑制漏光层包括彼此分隔的多个柱状结构。在抑制漏光层的俯视图中,柱状结构符合以下排列规则:柱状结构中的每一者以及与其之间具有固定间距A的所有柱状结构中的其他者以多条虚拟连线连接以构成多个拟多边形,其中虚拟连线具有相等长度,且其中柱状结构位于拟多边形的角及/或边上,且拟多边形包括多种不同的形状。
-
公开(公告)号:CN119133210A
公开(公告)日:2024-12-13
申请号:CN202411247748.1
申请日:2024-09-06
Applicant: 友达光电股份有限公司
Abstract: 一种透明显示装置包括透明基板、像素阵列及挡光元件。透明基板具有多个显示区及多个透明区。像素阵列设置于透明基板上且包括多个像素及多个开口。每一像素与对应的一显示区重叠。每一开口与对应的一透明区重叠。挡光元件包括彼此隔开的多个挡光柱。多个像素设置于透明基板的第一侧,且多个挡光柱设置于透明基板的第二侧。
-
-
-
-
-
-
-
-
-