-
公开(公告)号:CN103439843A
公开(公告)日:2013-12-11
申请号:CN201310245914.X
申请日:2013-06-20
Applicant: 友达光电股份有限公司
IPC: G02F1/1362 , G02F1/1368 , G02F1/1343
CPC classification number: H01L27/1255 , H01L27/124
Abstract: 一种像素结构包括第一导体层、堆叠层与第三导体层。第一导体层包括第一栅极、第一扫描线与电容电极。第一栅极连接第一扫描线。第一扫描线与电容电极分离。堆叠层包括半导体层与第二导体层。第二导体层包括数据线、第一源极、第二源极、第一漏极、第二漏极、连接电极与耦合电极。第一源极连接数据线。连接电极连接第二源极且电性连接第一漏极。第二漏极连接耦合电极。第三导体层包括第一像素电极、第二像素电极、第一延伸部与第二延伸部。第一像素电极连接第一漏极。第二像素电极电性连接连接电极。
-
公开(公告)号:CN103439843B
公开(公告)日:2016-01-20
申请号:CN201310245914.X
申请日:2013-06-20
Applicant: 友达光电股份有限公司
IPC: G02F1/1362 , G02F1/1368 , G02F1/1343
CPC classification number: H01L27/1255 , H01L27/124
Abstract: 一种像素结构包括第一导体层、堆叠层与第三导体层。第一导体层包括第一栅极、第一扫描线与电容电极。第一栅极连接第一扫描线。第一扫描线与电容电极分离。堆叠层包括半导体层与第二导体层。第二导体层包括数据线、第一源极、第二源极、第一漏极、第二漏极、连接电极与耦合电极。第一源极连接数据线。连接电极连接第二源极且电性连接第一漏极。第二漏极连接耦合电极。第三导体层包括第一像素电极、第二像素电极、第一延伸部与第二延伸部。第一像素电极连接第一漏极。第二像素电极电性连接连接电极。
-
公开(公告)号:CN103439842B
公开(公告)日:2016-04-13
申请号:CN201310243149.8
申请日:2013-06-19
Applicant: 友达光电股份有限公司
IPC: G02F1/1362 , G02F1/1368 , G02F1/133 , G02F1/1343 , G02F1/1337
CPC classification number: G02F1/134336 , G02F1/133707 , G02F2001/13775
Abstract: 本发明有关于一种像素结构及具有此像素结构的液晶显示面板。像素结构包括数据线、扫描线、至少一主动元件、像素电极以及金属线。主动元件与数据线以及扫描线电性连接。像素电极与主动元件电性连接,且邻接扫描线与数据线至少其中之一的像素电极的边缘处具有开口。金属线位于像素电极的下方,其中金属线延伸至像素电极的边缘处被开口裸露出来,且像素电极的开口的边缘与金属线之间的最短距离为大于或是等于3微米。
-
公开(公告)号:CN103439838B
公开(公告)日:2016-02-03
申请号:CN201310247059.6
申请日:2013-06-20
Applicant: 友达光电股份有限公司
IPC: G02F1/1343 , G02F1/1368
CPC classification number: G02F1/133707 , G02F1/13624 , G02F1/1368 , G02F2001/134345 , G02F2001/13685 , G02F2201/40
Abstract: 本发明公开了一种像素结构包括第一主动元件、第二主动元件、第一像素电极、第二像素电极、第三像素电极、耦合电极以及电容电极。第一像素电极连接第一主动元件并定义出四个配向方向各异的第一至第四液晶配向区。第二像素电极连接于耦合电极并分别定义出四个配向方向各异的第五至第八液晶配向区。第三像素电极连接第二主动元件并定义出第九以及第十液晶配向区。耦合电极连接于第一主动元件与第二主动元件之间并延伸经过第一像素电极、第二像素电极以及第三像素电极。电容电极分别重叠部分第一像素电极、部分第二像素电极以及部分第三像素电极。
-
公开(公告)号:CN103760724A
公开(公告)日:2014-04-30
申请号:CN201410042366.5
申请日:2014-01-28
Applicant: 友达光电股份有限公司
IPC: G02F1/1343 , G02F1/1333
CPC classification number: G02F1/134309 , G02F1/13624 , G02F1/136286 , H01L27/124
Abstract: 一种有源元件阵列基板包含基板、第一像素电极与第一垫高结构。第一像素电极位于基板上或上方,且此第一像素电极包含第一主干电极、第二主干电极与多个第一分支电极。第二主干电极与第一主干电极交错,以于第一主干电极与第二主干电极的交错处形成第一交点。第一分支电极连接第一主干电极与第二主干电极,以定义出多个第一配向领域,其中第一分支电极至少相对于第二主干电极呈非对称分布。第一垫高结构至少介于第一交点与基板之间,以至少于第一交点处形成第一隆起部。
-
公开(公告)号:CN103439842A
公开(公告)日:2013-12-11
申请号:CN201310243149.8
申请日:2013-06-19
Applicant: 友达光电股份有限公司
IPC: G02F1/1362 , G02F1/1368 , G02F1/133 , G02F1/1343 , G02F1/1337
CPC classification number: G02F1/134336 , G02F1/133707 , G02F2001/13775
Abstract: 本发明有关于一种像素结构及具有此像素结构的液晶显示面板。像素结构包括数据线、扫描线、至少一主动元件、像素电极以及金属线。主动元件与数据线以及扫描线电性连接。像素电极与主动元件电性连接,且邻接扫描线与数据线至少其中之一的像素电极的边缘处具有开口。金属线位于像素电极的下方,其中金属线延伸至像素电极的边缘处被开口裸露出来,且像素电极的开口的边缘与金属线之间的最短距离为大于或是等于3微米。
-
公开(公告)号:CN103439838A
公开(公告)日:2013-12-11
申请号:CN201310247059.6
申请日:2013-06-20
Applicant: 友达光电股份有限公司
IPC: G02F1/1343 , G02F1/1368
CPC classification number: G02F1/133707 , G02F1/13624 , G02F1/1368 , G02F2001/134345 , G02F2001/13685 , G02F2201/40
Abstract: 本发明公开了一种像素结构包括第一主动元件、第二主动元件、第一像素电极、第二像素电极、第三像素电极、耦合电极以及电容电极。第一像素电极连接第一主动元件并定义出四个配向方向各异的第一至第四液晶配向区。第二像素电极连接于耦合电极并分别定义出四个配向方向各异的第五至第八液晶配向区。第三像素电极连接第二主动元件并定义出第九以及第十液晶配向区。耦合电极连接于第一主动元件与第二主动元件之间并延伸经过第一像素电极、第二像素电极以及第三像素电极。电容电极分别重叠部分第一像素电极、部分第二像素电极以及部分第三像素电极。
-
公开(公告)号:CN103123430A
公开(公告)日:2013-05-29
申请号:CN201310021398.2
申请日:2013-01-21
Applicant: 友达光电股份有限公司
IPC: G02F1/1362 , G02F1/133 , G09G3/36
CPC classification number: G09G3/003 , G02F1/13624 , G02F2001/134345 , G09G3/3607 , G09G3/3648 , G09G3/3659 , G09G2300/0443 , G09G2320/0209 , G09G2320/028
Abstract: 本发明提供一种具有全新画素布局的显示面板的阵列基板,包括多个子画素群、多个开关元件、一对第一数据线以及多条扫描线,其中该多个子画素群中至少包含一第一子画素群与一第二子画素群,且上述二子画素群分别至少具有一第一、第二、第三子画素并设置于一第一行中,该阵列基板于平面显示模式时,上述二子画素群中的该第一、第二、第三子画素系分别具有不同电位。
-
公开(公告)号:CN103123430B
公开(公告)日:2016-05-04
申请号:CN201310021398.2
申请日:2013-01-21
Applicant: 友达光电股份有限公司
IPC: G02F1/1362 , G02F1/133 , G09G3/36
CPC classification number: G09G3/003 , G02F1/13624 , G02F2001/134345 , G09G3/3607 , G09G3/3648 , G09G3/3659 , G09G2300/0443 , G09G2320/0209 , G09G2320/028
Abstract: 本发明提供一种具有全新画素布局的显示面板的阵列基板,包括多个子画素群、多个开关元件、一对第一数据线以及多条扫描线,其中该多个子画素群中至少包含一第一子画素群与一第二子画素群,且上述二子画素群分别至少具有一第一、第二、第三子画素并设置于一第一行中,该阵列基板于平面显示模式时,上述二子画素群中的该第一、第二、第三子画素系分别具有不同电位。
-
公开(公告)号:CN103760724B
公开(公告)日:2016-04-20
申请号:CN201410042366.5
申请日:2014-01-28
Applicant: 友达光电股份有限公司
IPC: G02F1/1343 , G02F1/1333
CPC classification number: G02F1/134309 , G02F1/13624 , G02F1/136286 , H01L27/124
Abstract: 一种有源元件阵列基板包含基板、第一像素电极与第一垫高结构。第一像素电极位于基板上或上方,且此第一像素电极包含第一主干电极、第二主干电极与多个第一分支电极。第二主干电极与第一主干电极交错,以于第一主干电极与第二主干电极的交错处形成第一交点。第一分支电极连接第一主干电极与第二主干电极,以定义出多个第一配向领域,其中第一分支电极至少相对于第二主干电极呈非对称分布。第一垫高结构至少介于第一交点与基板之间,以至少于第一交点处形成第一隆起部。
-
-
-
-
-
-
-
-
-