-
公开(公告)号:CN111585005B
公开(公告)日:2021-07-20
申请号:CN202010295911.7
申请日:2020-04-15
Applicant: 友达光电股份有限公司
Abstract: 一种显示装置结构包含背膜、设置在背膜上的显示面板以及至少一天线;显示面板在背膜上定义中心区域及周围区域;天线可为第五代天线,且设置在背膜的周围区域;背膜的周围区域朝向显示装置结构的背面折叠;显示装置结构可设置在壳体中,壳体具有设置在壳体侧面的介电窗,使得设置在折叠的周围区域的天线直接面对介电窗。
-
公开(公告)号:CN109742127B
公开(公告)日:2021-07-20
申请号:CN201910040724.1
申请日:2019-01-16
Applicant: 友达光电股份有限公司
Abstract: 一种像素结构,包括第一元件基板、相邻的第一发光元件及第二发光元件、第一无机封装层、有机封装层及第二无机封装层。第一发光元件及第二发光元件配置于第一元件基板上且与第一元件基板电性连接,其中第一发光元件包括第一发光层,且第二发光元件包括第二发光层。第一无机封装层覆盖第一发光元件及第二发光元件。有机封装层配置于第一无机封装层上,其中有机封装层具有第一开口,第一开口位于第一发光元件的第一发光层与第二发光元件的第二发光层之间。第二无机封装层配置于有机封装层上。
-
公开(公告)号:CN110349979A
公开(公告)日:2019-10-18
申请号:CN201910789518.0
申请日:2019-08-26
Applicant: 友达光电股份有限公司
IPC: H01L27/12 , H01L27/32 , H01L27/15 , G02F1/133 , G02F1/1333 , G02F1/1345
Abstract: 一种柔性显示器,包括缓冲层、多个像素结构、多个第一接垫、多个第一导电通孔、柔性电路板以及粘着层。缓冲层具有相对的第一表面与第二表面。多个像素结构设置于缓冲层的第一表面上。多个第一接垫设置于缓冲层的第二表面上,且彼此隔开。多个第一导电通孔埋设于缓冲层。多个第一接垫通过多个第一导电通孔分别与多个像素结构电性连接。柔性电路板具有多条第一信号线。粘着层设置于缓冲层的第二表面与柔性电路板之间。粘着层在缓冲层上的垂直投影与多个像素结构在缓冲层上的垂直投影重叠。多个第一接垫与柔性电路板的多条第一信号线电性连接。
-
公开(公告)号:CN109713013A
公开(公告)日:2019-05-03
申请号:CN201811621017.3
申请日:2018-12-28
Applicant: 友达光电股份有限公司
IPC: H01L27/32
Abstract: 一种半导体叠层结构及其制造方法。半导体叠层结构在叠层方向上按序包括:基板、第一叠层及第二叠层。第一叠层位于基板上,包括至少一第一图案化层,第一图案化层包括第一上表面、第一下表面及第一倾斜壁,第一倾斜壁自第一下表面至第一上表面的方向渐缩,其中第一下表面至第一上表面的方向是与叠层方向相同。第二叠层位于第一叠层上,包括至少一第二图案化层,第二图案化层包括第二上表面、第二下表面及第二倾斜壁,第二倾斜壁自第二下表面至第二上表面的方向渐缩,其中,第二下表面至第二上表面的方向是与叠层方向相反。
-
公开(公告)号:CN109712932A
公开(公告)日:2019-05-03
申请号:CN201910086575.2
申请日:2019-01-29
Applicant: 友达光电股份有限公司
Abstract: 一种可挠式阵列基板,包含第一可挠层、多条第一立体导线设置于第一可挠层上、第一绝缘层设置于第一可挠层上覆盖第一立体导线、第二可挠层设置于第一绝缘层上、多条第二立体导线位于第二可挠层与第一绝缘层之间、第二绝缘层设置于第二可挠层与第一绝缘层之间、以及主动元件阵列设置于第二可挠层上。主动元件阵列电性连接对应的第一立体导线与第二立体导线。一种可挠式阵列基板的制造方法亦被提出。
-
公开(公告)号:CN106158912A
公开(公告)日:2016-11-23
申请号:CN201610557329.7
申请日:2016-07-15
Applicant: 友达光电股份有限公司
IPC: H01L27/32
CPC classification number: H01L27/3244 , G06F3/147 , G09G3/3225 , G09G2320/08 , G09G2380/02 , H01L27/3206 , H01L27/3262
Abstract: 本发明提供一种显示装置,包含控制电路层及自发光层。控制电路层具有在横切方向上排列分布的多个控制电路区块。自发光层设置于控制电路层上方,并具有在横跨自发光层的横切方向上排列分布的多个自发光区块分别与控制电路区块对应且信号连接。在上述横切方向上,自发光区块较所对应的控制电路区块朝向第一侧边突出一偏移距离。较接近第一侧边的自发光区块具有较大的偏移距离。
-
公开(公告)号:CN103680404B
公开(公告)日:2016-01-20
申请号:CN201310495612.8
申请日:2013-10-21
Applicant: 友达光电股份有限公司
IPC: G09G3/3225
CPC classification number: H03K17/56 , G09G3/3266 , G09G2310/0286
Abstract: 本发明有关于栅极驱动电路及包含该栅极驱动电路的显示装置,该栅极驱动电路包含多级输出电路,这些级输出电路的第N级输出电路包含第N级移位暂存器,以及混合器。该第N级移位暂存器用以输出第N级脉波信号。该混合器耦接于该第N级移位暂存器及第(N+M)级移位暂存器,用以根据该第N级脉波信号及该第(N+M)级移位暂存器的第(N+M)级脉波信号于不同时段分别输出第一时脉信号及预定脉波信号。其中该第一时脉信号及该预定脉波信号的脉波宽度或相位相异,且N和M为正整数。
-
公开(公告)号:CN103198802B
公开(公告)日:2015-11-25
申请号:CN201310081586.4
申请日:2013-03-14
Applicant: 友达光电股份有限公司
IPC: G09G3/36
CPC classification number: G09G3/3677 , G06F1/10 , G06F17/5077 , G09G2300/0426 , G09G2310/0205
Abstract: 公开了一种栅极驱动器内的总线配置极其配置方法,用于显示面板中,此方法包含下列步骤:于总线区域中提供M条总线以接收多个时钟脉冲信号,M为大于3的正整数;以及提供多条信号线以分别自M条总线上提供时钟脉冲信号给电路区域,电路区域是响应于时钟脉冲信号用以提供多个序列栅极线信号,上述信号线包含多个相邻的信号线配对,每个信号线配对具有一电阻差,这些信号线包含一最大电阻值以及一最小电阻值,而其中M条总线是配置为使得任一相邻信号线配对的电阻差小于最大电阻值与最小电阻值间的差值。利用本发明的不同实施例,不仅可减少信号线配对的最大电阻差,还可分散在相邻信号线配对的电阻差,使得亮带图形和暗带图形不明显。
-
公开(公告)号:CN102109724B
公开(公告)日:2013-12-25
申请号:CN201110035420.X
申请日:2011-01-31
Applicant: 友达光电股份有限公司
IPC: G02F1/1362 , G02F1/1368 , G02F1/133
CPC classification number: G09G3/3648 , G09G2300/0443 , G09G2300/0447 , G09G2300/0814 , G09G2300/0852 , G09G2300/0876 , G09G2310/0251 , G09G2320/0242 , G09G2320/028
Abstract: 本发明公开一种液晶显示面板及其共用充电的方法。在一液晶显示面板的像素包含:一第一子像素区,其具有一第一子像素电极;和一第二子像素区,其具有一第二子像素电极。每一子像素电极相关于一电容。当一栅线信号和一数据电压被提供给像素,在第一子像素电极的电压水平实质上等于或略高于在第二子像素电极的电压水平,而与每一子像素电极相关的电容被充电。当栅线信号完全通过或部分通过,一电路元件使得与第二子像素电极相关的电容转移电荷到另一电容,导致第二子像素电极的电压水平减少。
-
公开(公告)号:CN103400562A
公开(公告)日:2013-11-20
申请号:CN201310351700.0
申请日:2013-08-13
Applicant: 友达光电股份有限公司
Abstract: 本发明提供一种栅极驱动电路。栅极驱动电路的第N级移位暂存器包含上拉单元,电连接于栅极线,用以根据第一驱动电压及高频时钟脉冲信号上拉该栅极线的第N级栅极信号;储能单元,具有第一及第二端,该储能单元的第一端电连接于该上拉单元,用来根据第(N-1)级栅极信号提供该第一驱动电压至该上拉单元;驱动单元,电连接于该储能单元的第一端及该栅极线,用来根据该第一驱动电压及该第N级栅极信号对第(N+1)级移位暂存器的储能单元执行充电程序;及能量传递单元,电连接于该栅极线,用以于该第N级栅极信号下拉时,根据后级栅极信号传递该栅极线的电荷至后级移位暂存器的储能单元。本发明可减少栅极驱动电路的功率消耗以及增加栅极驱动电路的驱动能力。
-
-
-
-
-
-
-
-
-