显示装置及其栅极信号产生方法

    公开(公告)号:CN102945660B

    公开(公告)日:2015-07-08

    申请号:CN201210530164.6

    申请日:2012-12-11

    Abstract: 一种显示装置及其栅极信号产生方法。显示装置包括一时序控制器及一显示面板。时序控制器用以提供多个时序信号。显示面板包括一像素阵列及一栅极驱动电路。像素阵列具有多个像素。栅极驱动电路电性连接时序控制器及像素阵列,包括多个移位暂存电路。移位暂存电路包括一第一移位暂存器及一第二移位暂存器。第一移位暂存器用以产生一对应的主栅极信号。第二移位暂存器用以产生对应的次栅极信号。时序控制器依据显示装置之一画面更新率调整这些时序信号的重叠关系。

    显示面板及其栅极驱动电路

    公开(公告)号:CN102402964B

    公开(公告)日:2014-09-17

    申请号:CN201110424979.1

    申请日:2011-12-16

    CPC classification number: G09G3/3659 G09G3/2074 G09G2310/0286

    Abstract: 一种显示面板及其栅极驱动电路。栅极驱动电路包括多个移位寄存器。每一移位寄存器包括:第一扫描信号产生单元以产生一第一扫描信号、第二扫描信号产生单元以产生一第二扫描信号、第一控制单元用以产生第一控制信号及第二控制单元用以产生第二控制信号,其中第一控制信号及第二控制信号为第一扫描信号产生单元及第二扫描信号产生单元所共用。藉此,可避免第一扫描信号及第二扫描信号的信号强度因共用电路而减弱,以及缩小每一移位寄存器占用的芯片面积。

    移位寄存器电路
    3.
    发明公开

    公开(公告)号:CN101777386A

    公开(公告)日:2010-07-14

    申请号:CN201010001417.1

    申请日:2010-01-06

    Abstract: 一种移位寄存器电路包含多级移位寄存器以提供多个栅极信号,每一级移位寄存器包含上拉单元、上拉控制单元、输入单元、第一下拉单元、第二下拉单元以及下拉控制单元。上拉控制单元根据驱动控制电压与第一时钟以产生第一控制信号。上拉单元根据第一控制信号以上拉相对应的栅极信号。输入单元根据反相于第一时钟的第二时钟将前级移位寄存器的栅极信号输入为驱动控制电压。下拉控制单元根据驱动控制电压以产生第二控制信号。第一下拉单元根据第二控制信号以下拉相对应的栅极信号。第二下拉单元根据该第二控制信号以下拉第一控制信号。

    显示面板及其修补方法
    4.
    发明授权

    公开(公告)号:CN102981331B

    公开(公告)日:2015-05-20

    申请号:CN201210419886.4

    申请日:2012-10-29

    CPC classification number: G02F1/136259 G02F2001/136263 G02F2001/136272

    Abstract: 本发明提供一种显示面板,其包括基板、第一源极驱动电路、第二源极驱动电路、多条第一数据线、多条第二数据线、第一修补线以及第二修补线。基板具有显示区以及非显示区。显示区具有中央区域、第一区以及第二区。第一数据线位于第一区且电性连接至第一源极驱动电路。第二数据线位于第二区且电性连接至第二源极驱动电路。第一修补线电性连接至第一源极驱动电路,其中第一修补线通过显示区的中央区域且与第一数据线重叠并电性绝缘。第二修补线电性连接至第二源极驱动电路,其中第二修补线通过显示区的中央区域且与第二数据线重叠并电性绝缘。

    栅极驱动器内的总线配置极其配置方法

    公开(公告)号:CN103198802A

    公开(公告)日:2013-07-10

    申请号:CN201310081586.4

    申请日:2013-03-14

    Abstract: 公开了一种栅极驱动器内的总线配置极其配置方法,用于显示面板中,此方法包含下列步骤:于总线区域中提供M条总线以接收多个时钟脉冲信号,M为大于3的正整数;以及提供多条信号线以分别自M条总线上提供时钟脉冲信号给电路区域,电路区域是响应于时钟脉冲信号用以提供多个序列栅极线信号,上述信号线包含多个相邻的信号线配对,每个信号线配对具有一电阻差,这些信号线包含一最大电阻值以及一最小电阻值,而其中M条总线是配置为使得任一相邻信号线配对的电阻差小于最大电阻值与最小电阻值间的差值。利用本发明的不同实施例,不仅可减少信号线配对的最大电阻差,还可分散在相邻信号线配对的电阻差,使得亮带图形和暗带图形不明显。

    显示面板及其修补方法
    6.
    发明公开

    公开(公告)号:CN102981331A

    公开(公告)日:2013-03-20

    申请号:CN201210419886.4

    申请日:2012-10-29

    CPC classification number: G02F1/136259 G02F2001/136263 G02F2001/136272

    Abstract: 本发明提供一种显示面板,其包括基板、第一源极驱动电路、第二源极驱动电路、多条第一数据线、多条第二数据线、第一修补线以及第二修补线。基板具有显示区以及非显示区。显示区具有中央区域、第一区以及第二区。第一数据线位于第一区且电性连接至第一源极驱动电路。第二数据线位于第二区且电性连接至第二源极驱动电路。第一修补线电性连接至第一源极驱动电路,其中第一修补线通过显示区的中央区域且与第一数据线重叠并电性绝缘。第二修补线电性连接至第二源极驱动电路,其中第二修补线通过显示区的中央区域且与第二数据线重叠并电性绝缘。

    显示装置及其栅极信号产生方法

    公开(公告)号:CN102945660A

    公开(公告)日:2013-02-27

    申请号:CN201210530164.6

    申请日:2012-12-11

    Abstract: 一种显示装置及其栅极信号产生方法。显示装置包括一时序控制器及一显示面板。时序控制器用以提供多个时序信号。显示面板包括一像素阵列及一栅极驱动电路。像素阵列具有多个像素。栅极驱动电路电性连接时序控制器及像素阵列,包括多个移位暂存电路。移位暂存电路包括一第一移位暂存器及一第二移位暂存器。第一移位暂存器用以产生一对应的主栅极信号。第二移位暂存器用以产生对应的次栅极信号。时序控制器依据显示装置之一画面更新率调整这些时序信号的重叠关系。

    用于液晶显示器的GOA电路中的信号走线结构

    公开(公告)号:CN102393587A

    公开(公告)日:2012-03-28

    申请号:CN201110371702.7

    申请日:2011-11-10

    Abstract: 本发明提供了一种用于液晶显示器的GOA电路中的信号走线结构,包括:多个第一金属层,每一第一金属层上具有一控制信号走线;一绝缘层,形成于所述第一金属层的下方;以及多个第二金属层,形成于所述绝缘层的下方,并且每一第一金属层上的所述控制信号走线与相应的第二金属层藉由多个通孔电性连接;其中,形成于所述每一第一金属层上的所述控制信号走线上的所述通孔的数量均相同。采用本发明,每一第一金属层上的控制信号线与第二金属层藉由多个通孔电性连接,并且形成于每一第一金属层上的控制信号线上的通孔数量相同,因而可保证所有控制信号线上的阻抗值均匀,进而使每一级GOA电路的输入信号和输出信号稳定,提高图像显示质量。

    栅极驱动器内的总线配置极其配置方法

    公开(公告)号:CN103198802B

    公开(公告)日:2015-11-25

    申请号:CN201310081586.4

    申请日:2013-03-14

    Abstract: 公开了一种栅极驱动器内的总线配置极其配置方法,用于显示面板中,此方法包含下列步骤:于总线区域中提供M条总线以接收多个时钟脉冲信号,M为大于3的正整数;以及提供多条信号线以分别自M条总线上提供时钟脉冲信号给电路区域,电路区域是响应于时钟脉冲信号用以提供多个序列栅极线信号,上述信号线包含多个相邻的信号线配对,每个信号线配对具有一电阻差,这些信号线包含一最大电阻值以及一最小电阻值,而其中M条总线是配置为使得任一相邻信号线配对的电阻差小于最大电阻值与最小电阻值间的差值。利用本发明的不同实施例,不仅可减少信号线配对的最大电阻差,还可分散在相邻信号线配对的电阻差,使得亮带图形和暗带图形不明显。

Patent Agency Ranking