多级放大器及集成电路

    公开(公告)号:CN1531775A

    公开(公告)日:2004-09-22

    申请号:CN02814346.9

    申请日:2002-07-10

    Inventor: 乌谷宗宏

    CPC classification number: H03F3/347 H03F1/30 H03F3/68

    Abstract: 一种多级放大器,通过将用于处理微小信号的初级放大器(1)与其他的放大器(2、3)电源线分离,并把所分离的各电源线(4、8)连接于共用的电源端子盘(6),从而可避免因流入各放大器(1~3)中的电流差而导致的在初级放大器(1)与其他的放大器(2、3)间发生的大电位差,可防止该电位差起因的噪声发生。另外,通过使初级放大器(1)与其他的放大器(2、3)的信号的反馈回路相异,还能防止自后级放大器(2、3)向前级放大器(1)的大信号反馈。

    接收机
    42.
    发明公开

    公开(公告)号:CN1528054A

    公开(公告)日:2004-09-08

    申请号:CN02813224.6

    申请日:2002-06-26

    Inventor: 宫城弘

    Abstract: 以提供一种可减少来自晶体振子的噪声串入的接收机为目的。作为单片部件10形成有构成FM接收机的高频放大电路11、混频电路12、本振13、中频滤波器14、16、中频放大器15、限幅电路17、FM检波电路18、立体声解调电路19、振荡器20、PLL电路21。作为外置部件的晶体振子31与振荡器20连接。该晶体振子31的固有振荡频率设定成其基本分量和谐波分量处于接收频带之外。

    半导体集成电路
    43.
    发明公开

    公开(公告)号:CN1516899A

    公开(公告)日:2004-07-28

    申请号:CN02811875.8

    申请日:2002-07-10

    Inventor: 鸟谷宗宏

    CPC classification number: H04B1/005 H03J1/0008 H04B1/1646 H04B1/406 H04B15/00

    Abstract: 本发明提供一种半导体集成电路,通过以CMOS工序构成的电路单元(1)至(3)与连接于此的模拟控制线(5-1、5-2、5-3)在布局上不重叠的方式,以模拟控制线(5-1、5-2)迂回在AM·FM共同电路单元(3)的布局外部的方式进行配线,由此,尽量使AM·FM电路单元(3)内的信号线与模拟控制线(5-1、5-2)的距离分开,以便使AM·FM电路单元(3)内的信号线与模拟控制线(5-1、5-2)不借助寄生电容而结合,从而可抑制在信号线与模拟控制线(5-1、5-2)之间引起信号相互干涉。

    电感元件
    45.
    发明公开

    公开(公告)号:CN1360726A

    公开(公告)日:2002-07-24

    申请号:CN00810037.3

    申请日:2000-07-06

    Inventor: 冈本明 池田毅

    CPC classification number: H01F17/0013 H01F2017/0046 H01L27/08

    Abstract: 目的是提供即使形成在衬底上也能有效地工作的电感元件。电感元件100,包括形成在半导体衬底表面的2个涡形的导体120,122。上层的导体120和下层的导体122具有基本相同的形状,导体120的内周端和导体122的外周端电气相接。另外,导体120的外周端和内周端分别与引出线130,132相连接,连接到内周端的引出线132通过下层的导体122和半导体衬底110之间引出到外部。

    LC振荡器
    46.
    发明公开

    公开(公告)号:CN1357168A

    公开(公告)日:2002-07-03

    申请号:CN99816651.0

    申请日:1999-05-18

    Inventor: 冈本明 池田毅

    Abstract: 提供一种在基板上形成的情况下也可以振动的LC振荡器。LC振荡器构成为包括晶体管、电容器和电感元件30。电感元件30具有在半导体基板3的表面形成的形状几乎相同的2个螺旋形导体1、2。上层导体1的外周端(外围端)和内周端(中心端)分别连接有引线6a、6b,上层导体1的外周端和下层导体2的内周端由连接线6c连接。上层导体1作为电感导体工作,经在其两端连接的引线6a、6b,连接到在半导体基板3上形成的LC振荡器的其它结构部件。

    数字-模拟变换器
    47.
    发明公开

    公开(公告)号:CN1318224A

    公开(公告)日:2001-10-17

    申请号:CN99811031.0

    申请日:1999-06-08

    CPC classification number: H03M1/0872 H03M1/66

    Abstract: 本发明的目的是提供一种数字-模拟变换器,可以不用提高产品的工作速度,输出变形较少的输出波形。D/A变换器包括4个数据保持部10-1、10-2、10-3、10-4、4个阶梯函数发生部11-1、11-2、11-3、11-4、加法器12、D/A变换器14、2个积分处理部16、18、时钟控制部20。依次输入的4个数字数据分别被各数据保持部保持,该阶梯函数发生部产生具有与该被保持的数据对应的值的阶梯函数。加法器12将各阶梯函数发生部产生的阶梯函数进行相加,D/A变换器14产生与该相加值对应的阶梯形状的模拟电压,再通过2个积分处理部16、18对该合成波形进行2次积分处理,产生将输入的数字数据连接的连续的模拟电压。

    数字-模拟变换器
    48.
    发明公开

    公开(公告)号:CN1305663A

    公开(公告)日:2001-07-25

    申请号:CN99807499.3

    申请日:1999-06-08

    CPC classification number: H03M1/661

    Abstract: 本发明的目的是提供一种数字—模拟变换器,可以不用提高产品的工作速度,输出波形较少的输出波形。D/A变换器包括D/A变换器10、4个电压保持部11—1、11—2、11—3、11—4、4个阶梯函数波形发生部12—1、12—2、12—3、12—4、电压合成部14、2个积分处理部16、18、时钟控制部20。与依次输入的4个数字数据分别对应的电压被各电压保持部保持,各阶梯函数波形发生部产生具有与该保持的电压对应的电压电平的阶梯函数波形。电压合成部14对各阶梯函数波形发生部产生的阶梯函数波形进行合成,通过2个积分处理部16、18对该合成波形进行2次积分处理,产生将输入的数字数据连接的连续模拟电压。

    模拟·数字混装集成电路

    公开(公告)号:CN100481453C

    公开(公告)日:2009-04-22

    申请号:CN02802480.X

    申请日:2002-07-10

    Inventor: 乌谷宗宏

    CPC classification number: H03M1/0827 G11C27/00 H03M1/0818 H03M1/12 H03M1/66

    Abstract: 一种模拟·数字混装集成电路,将IC芯片(10)从布局上来分为模拟电路区域(1)与数字电路区域(2),除了将产生时钟信号(CK)的时钟发生电路(6)配置在数字电路区域(2)之外,还将由时钟信号(CK)来进行开关动作的开关电路(4)配置在数字电路区域(2),使从时钟发生电路(6)开始至开关电路(4)为止的时钟线(9)的布线长度缩短,还可以使从时钟线(9)开始至模拟电路区域(1)内的模拟电路为止的距离尽可能拉长,从而可以使流动在时钟线(9)中的时钟信号所造成的数字噪声,避免流入于模拟电路内。

Patent Agency Ranking