-
公开(公告)号:CN114239444B
公开(公告)日:2023-08-29
申请号:CN202111570389.X
申请日:2021-12-21
Applicant: 东南大学
IPC: G06F30/327 , G06F30/3312 , G06F115/02
Abstract: 本发明提出一种基于块的电路延时模型的建立方法,提高先进工艺近阈值工作电压条件下,电路时序行为描述的准确性,以及大规模电路时序行为分析的速度。首先,采用基于块的统计静态时序分析方法,计算单输入单输出、双输入单输出、多输入单输出的延时特征,均值和方差,并通过仿真建立增量Δ模型,提高延时精度。其次,将组合逻辑电路网表转化成有向无环图,计算延时概率,标注有向无环图每条边的权值,采用平均‑最大联合标签最短路径算法,获得电路关键路径,结合Yen's偏离算法获得关键路径集合。
-
公开(公告)号:CN111581909B
公开(公告)日:2022-11-15
申请号:CN202010293923.6
申请日:2020-04-15
Applicant: 东南大学
IPC: G06F30/398 , G06F17/18 , G06F119/02
Abstract: 本发明公开了一种基于改进的自适应重要性采样的存储器电路良率评估方法,该方法可以快速精准地评估SRAM单元静态指标和动态指标的失效率。该方法包括:提取代工厂提供的PDK中MOS管的相关工艺参数,通过超球面采样采N个失效点;利用该N个失效点构造N个联合正态分布,并建立相应的混合正态分布作为扭曲的采样函数;在每次迭代中,从前一次的N个联合正态分布产生N个样本点;计算失效率的无偏估计和样本的权重值;归一化样本的权重值,并根据权重值重新进行采样,用重采样的值更新位置参数;完成一轮迭代后,判断是否进行了方差修正,如果没有,利用EM算法更新协方差矩阵,再重新开始迭代;直到相对偏差小于0.1;否则结束算法,输出最终结果。
-
公开(公告)号:CN103856430B
公开(公告)日:2017-06-06
申请号:CN201410117068.8
申请日:2014-03-26
Applicant: 东南大学
IPC: H04L27/06
Abstract: 本发明公开了一种基于移位峰值检测方法的OOK接收机数据分离器,首先使滤波之后的模拟基带信号通过移位器以实现电压的负向移位,然后检测出移位后的信号的正向峰值,作为判决电平,最后将该判决电平信号与模拟基带信号通过比较器相比较,得到数字基带信号,完成了数字基带信号的提取,具体结构包括位移器、第一轨到轨运算跨导放大器A1、第一P型金属氧化物晶体管M1、第一电容C1、第一电阻R1、第二轨到轨运算跨导放大器A2和第二电阻R2。本发明实现了直接从模拟信号分离出数字信号的特点,响应速度快,可以根据设计的需要调节移位的电压值而调节判决电平,从而能够得到精确的解调信号,灵敏度高。
-
公开(公告)号:CN104063715B
公开(公告)日:2017-05-31
申请号:CN201410307765.X
申请日:2014-06-30
Applicant: 东南大学
Abstract: 本发明公开了一种基于最近邻特征线的人脸分类方法,以最近邻特征理论为依据,定义了一种新的权重指数,提出了基于权重指数的判别准则以及改进后的精简特征线方法,构建了一种适合于光照以及姿态多种变化的人脸分类器,相比于其他的分类器有着更低的计算复杂度,更少的识别时间,以及更佳的鲁棒性。该分类器首先使用主元成分分析法提取训练库图像的特征,构建训练库矩阵并提取样本图像特征,构建测试样本向量。然后计算出权重系数,并且根据权重系数制定判定法则,构建精简的最近邻特征线分类器。多种情况下的实验结果表明,在相同的硬件环境下面,该分类器与其他分类器相比有着更小的运算复杂度以及更好的鲁棒性。
-
公开(公告)号:CN103986459B
公开(公告)日:2017-02-15
申请号:CN201410168720.9
申请日:2014-04-24
Applicant: 东南大学
IPC: H03L7/08
Abstract: 本发明公开了一种全数字锁相环内建自测试结构,将参考信号和测试信号之间的时间差转换为数字信号输出,包括信号处理单元、第一双路开关MUX1、第二双路开关MUX2、待测锁相环和计数器,所述待测锁相环为电荷泵锁相环;参考信号和测试信号分别通过第一双路开关MUX1和第二双路开关MUX2连接待测锁相环的输入端,由待测锁相环将两个输入信号的时间差△T转化为频率变化△f,再通过计数器记录脉冲数,将频率变化△f转换为计数值的变化△N。本发明提供的全数字锁相环内建自测试结构,具有全数字、高精度、低成本的特点。
-
公开(公告)号:CN103905003B
公开(公告)日:2016-06-29
申请号:CN201410137156.4
申请日:2014-04-04
Applicant: 东南大学
Abstract: 本发明公开了一种内嵌直流失调消除的低电源电压可编程增益放大器,包括主放大器,还设有构成主放大器负反馈的直流失调消除电路,所述主放大器为两级运放,其中第一级放大器输出端和电源电压之间连接共栅级放大器。与传统可编程增益放大器相比,本发明具有以下有益效果:该可编程增益放大器以简单的结构实现了直流失调功能,并能够在低电源电压下正常工作,大幅降低功耗。
-
公开(公告)号:CN103345621B
公开(公告)日:2016-05-18
申请号:CN201310287937.7
申请日:2013-07-09
Applicant: 东南大学
Abstract: 本发明公开了一种基于稀疏浓度指数的人脸分类方法,以压缩感知理论为依据,定义了一种新的稀疏浓度指数,提出了基于SCI的判别准则以及判别阈值计算方法,构建了一个适用于光照以及姿态多种变化的人脸分类器,相比其他分类器,计算复杂度相近,识别率更高,鲁棒性更好。该分类器首先使用主元成分分析法提取训练库图像的特征,构建训练库矩阵,并提取样本图像的特征,构建测试样本向量。然后根据压缩感知重构理论,由训练库矩阵和样本向量计算出稀疏系数和判别阈值;根据稀疏系数计算出残差和SCI。多种条件变化下的实验表明,在相同硬件环境下,该分类器与其他分类器相比,具有更高的识别率以及更好的鲁棒性。
-
公开(公告)号:CN103036577B
公开(公告)日:2015-09-30
申请号:CN201210584037.4
申请日:2012-12-28
Applicant: 东南大学
IPC: H03M13/11
Abstract: 一种低复杂度的低密度奇偶校验LDPC码编码电路结构,该LDPC码的编码电路结构包括乘法运算电路,加法运算电路,以及控制电路。该编码电路通过输入的原始未编码的信息序列与LDPC码的校验矩阵进行按行运算,最终求取校验序列来实现。该编码电路结构针对码率大于0.5,具有近似下三角形式的准循环LDPC码,采用按照LDPC码校验矩阵的行进行运算的方式,减少硬件资源,并且采用部分并行的运算方式,保证编码电路的数据吞吐量,实现具有接近于下三角形式的准循环LDPC码的低复杂度编码。
-
-
公开(公告)号:CN104579321A
公开(公告)日:2015-04-29
申请号:CN201510001477.6
申请日:2015-01-04
Applicant: 东南大学
Abstract: 本发明公开了一种用于快速检测灾难性故障的锁相环内建测试结构,包括三个延迟单元、两个模式设置单元和一个测试评估单元。其中延迟单元用于实现将参考信号进行不同的延时,以提供灾难性故障测试所需的充放电测试信号。模式设置单元用于设置整个电路的工作模式,即正常工作模式,充电故障测试模式和放电故障测试模式。测试评估单元用于扫描待测锁相环中分频器的输出信号,并以数字形式输出,作为判断锁相环是否存在灾难性故障的依据。本发明提供的用于快速检测灾难性故障的锁相环内建测试结构,具有测试结构简单、测试时间快、测试成本低的特点。
-
-
-
-
-
-
-
-
-