半导体器件的制造方法
    22.
    发明公开

    公开(公告)号:CN101916763A

    公开(公告)日:2010-12-15

    申请号:CN201010237246.2

    申请日:2006-09-11

    Inventor: 渡边了介

    Abstract: 本发明提供一种半导体器件的制造方法,即使在支撑衬底之上形成半导体元件之后减薄或去除支撑衬底的情况下,也防止半导体元件受损并提高其生产速度。根据本发明的半导体器件的制造方法包括以下步骤:在衬底的上表面之上形成多个元件组;形成绝缘膜以覆盖多个元件组;选择性地在位于在多个元件组中的两个相邻的元件组之间的区域中的绝缘膜中形成开口以露出衬底;形成第一膜以覆盖绝缘膜和开口;通过去除衬底露出元件组;形成第二膜以覆盖露出的元件组的表面;和在多个元件组之间切断以不露出绝缘膜。

    半导体装置及其制造方法
    25.
    发明授权

    公开(公告)号:CN105826363B

    公开(公告)日:2020-01-14

    申请号:CN201610417913.2

    申请日:2011-01-26

    Abstract: 本发明的目的之一是提供一种实现了晶体管的小型化且电场集中被减轻的包括氧化物半导体的半导体装置。栅电极的宽度减小,并且源电极层和漏电极层之间的间隔减小。通过以栅电极为掩模,以自对准的方式添加稀有气体,而可以将接触于沟道形成区域的低电阻区域设置在氧化物半导体中。所以即使栅电极的宽度,即栅极布线的线宽度小,也可以以高位置精度设置低电阻区域,从而可以实现晶体管的小型化。

    半导体装置及其制造方法
    26.
    发明公开

    公开(公告)号:CN105826363A

    公开(公告)日:2016-08-03

    申请号:CN201610417913.2

    申请日:2011-01-26

    Abstract: 本发明的目的之一是提供一种实现了晶体管的小型化且电场集中被减轻的包括氧化物半导体的半导体装置。栅电极的宽度减小,并且源电极层和漏电极层之间的间隔减小。通过以栅电极为掩模,以自对准的方式添加稀有气体,而可以将接触于沟道形成区域的低电阻区域设置在氧化物半导体中。所以即使栅电极的宽度,即栅极布线的线宽度小,也可以以高位置精度设置低电阻区域,从而可以实现晶体管的小型化。

Patent Agency Ranking