一种无耦合电容的实时直流失调校准电路

    公开(公告)号:CN116938176A

    公开(公告)日:2023-10-24

    申请号:CN202310793844.5

    申请日:2023-06-29

    Abstract: 本发明公开了一种无耦合电容的实时直流失调校准电路。该直流失调校准电路包括比较器、电荷泵、辅助跨导单元和第一电容。所述直流失调校准电路通过比较器采集输出失调电压;所述比较器输出数字信号控制所述电荷泵对第一电容进行充放电;所述第一电容再调节所述辅助跨导单元的电流,所述电流再消除放大器的直流失调电压。所述实时直流失调校准电路等效于对放大器添加一个积分反馈电路,在零频处产生一个零点,来抑制直流失调电压。所述实时直流失调校准电路可以实时校准电路失调,避免了大耦合电容的使用,也避免了采用数模转换器而造成的过冲。

    一种安全检测电路以及安全检测方法

    公开(公告)号:CN115130151A

    公开(公告)日:2022-09-30

    申请号:CN202210630871.6

    申请日:2022-06-06

    Abstract: 本发明公开了一种安全检测电路以及安全检测方法,安全检测电路包括:延时链,接收时钟信号,并基于所述时钟信号的上升沿信号输出延时信号,所述延时信号的总延时表征环境状态;输出单元,连接所述延时链,所述输出单元基于采样信号将所述延时信号进行锁存,并输出状态值;其中,所述状态值表征是否产生报警信号,所述采样信号基于所述时钟信号的下降沿产生。该安全检测电路能综合外界环境对需要保护的目标电路带来的影响,在输出状态值小于阈值时可对外界输出报警信号。

    一种基于E类功率放大器的功率控制电路

    公开(公告)号:CN113922777A

    公开(公告)日:2022-01-11

    申请号:CN202111025129.4

    申请日:2021-09-02

    Abstract: 本发明公开了一种基于E类功率放大器的功率控制电路,属于射频集成电路领域,包括:数字控制模块,产生与目标功率值对应的数字控制比特并输出;数模转换模块,输入连接数字控制模块的输出,将数字控制比特转换为相应的直流偏置电压并通过第一输出端口输出;功率放大模块,输入侧设置偏置电路,偏置电路的偏置节点连接第一输出端口,外部的方波信号在偏置电路的作用下输入到功率放大模块,方波信号为非理想方波信号,直流偏置电压改变方波信号的直流偏置以调节实际输入到功率放大模块的信号的占空比,从而调节功率放大模块的输出功率。利用实际电路中传输的方波信号的非理想特性,通过控制输入信号直流偏置实现占空比调节,简化电路设计复杂度。

    一种安全检测电路以及安全检测方法

    公开(公告)号:CN115130151B

    公开(公告)日:2024-10-29

    申请号:CN202210630871.6

    申请日:2022-06-06

    Abstract: 本发明公开了一种安全检测电路以及安全检测方法,安全检测电路包括:延时链,接收时钟信号,并基于所述时钟信号的上升沿信号输出延时信号,所述延时信号的总延时表征环境状态;输出单元,连接所述延时链,所述输出单元基于采样信号将所述延时信号进行锁存,并输出状态值;其中,所述状态值表征是否产生报警信号,所述采样信号基于所述时钟信号的下降沿产生。该安全检测电路能综合外界环境对需要保护的目标电路带来的影响,在输出状态值小于阈值时可对外界输出报警信号。

    一种用于大规模矩阵乘的计算电路、装置、方法

    公开(公告)号:CN118395057A

    公开(公告)日:2024-07-26

    申请号:CN202410517379.7

    申请日:2024-04-28

    Abstract: 本申请提供一种用于大规模矩阵乘的计算电路,包括:第一数据输入单元,用于存储第一数据矩阵,所述第一数据矩阵包括α×β个第一数据序列,按照矩阵乘的规则读取所述第一数据序列,以及依次从所述第一数据序列的最低bit位读取所述第一数据序列中的第一子数据,并将每一次读取的第一子数据组成多bit的第一输入数据;计算逻辑单元,连接外部输入数据缓存器,从外部输入数据缓存器中接收第二输入数据,用于对所述第一输入数据和所述第二输入数据进行相与操作,并对相与操作结果进行相加,从而输出矩阵乘计算结果。利用电路实现目标矩阵的计算,并且采用近存计算方式,解决传统架构下存在的“内存墙”问题,减少硬件的高资源开销和提高数据传输效率。

    多项式乘法器中的数据处理方法、多项式乘法器及处理器

    公开(公告)号:CN114371829B

    公开(公告)日:2024-07-26

    申请号:CN202210009389.0

    申请日:2022-01-05

    Abstract: 本发明实施例公开了一种多项式乘法器中的数据处理方法、多项式乘法器及处理器。其中该多项式乘法器用于执行后量子密码Saber算法中的多项式乘法操作。该数据处理方法包括:提供用于存储从存储器中读取的多项式系数的寄存器,其中所述存储器的位宽为64位,所述多项式系数的位宽为13位,所述寄存器为676位;在每一周期,依次从所述存储器中读取64位的数据至所述寄存器中存储,所述寄存器按照先入先出的方式存储数据;根据当前的周期数,从所述寄存器中与该周期数对应的位置选择对应的多项式系数;以及根据选择的多项式系数,进行多项式乘法计算,以实现多项式系数的同步读取和计算。本实施例能够降低资源开销以及提高多项式乘法器的效率。

    多项式乘法器及具有该乘法器的处理器

    公开(公告)号:CN114371828B

    公开(公告)日:2024-07-26

    申请号:CN202210008507.6

    申请日:2022-01-05

    Abstract: 本发明实施例公开了一种多项式乘法器及具有该乘法器的处理器。该多项式乘法器基于Karatsuba算法而设计并用于执行后量子密码中的多项式乘法操作。其包括:第一存储模块,用于存储系数b0至b255以及a0至a255;第一计算模块,用于计算‑B1、B0+B1、B0‑B1和A0+A1,B0包括b0至b127,B1包括b128至b255,A0包括a0至a127,A1包括a128至a255;含384个并行的乘法单元的多项式乘法模块,其中乘法单元每3个为一组,每组中的三个乘法单元分别用于计算:P1=‑B1*(A0+A1)、P2=(B0+B1)*A0和P3=(B0‑B1)*A1;第二计算模块,用于根据计算C0=P2+P1,C1=P3‑P1;以及第二存储模块,用于存储C0和C1,其中C0和C1为对第一和第二多项式系数执行多项式乘法操作所产生的结果数据。本实施例能够高效地实现后量子密码Saber算法中的多项式乘法运算。

    一种无耦合电容的实时直流失调校准电路

    公开(公告)号:CN116938176B

    公开(公告)日:2024-04-09

    申请号:CN202310793844.5

    申请日:2023-06-29

    Abstract: 本发明公开了一种无耦合电容的实时直流失调校准电路。该直流失调校准电路包括比较器、电荷泵、辅助跨导单元和第一电容。所述直流失调校准电路通过比较器采集输出失调电压;所述比较器输出数字信号控制所述电荷泵对第一电容进行充放电;所述第一电容再调节所述辅助跨导单元的电流,所述电流再消除放大器的直流失调电压。所述实时直流失调校准电路等效于对放大器添加一个积分反馈电路,在零频处产生一个零点,来抑制直流失调电压。所述实时直流失调校准电路可以实时校准电路失调,避免了大耦合电容的使用,也避免了采用数模转换器而造成的过冲。

    一种用于心电信号分割的1D U-net神经网络处理器

    公开(公告)号:CN113762483B

    公开(公告)日:2024-02-09

    申请号:CN202111089929.2

    申请日:2021-09-16

    Abstract: 本发明公开了一种用于心电信号分割的1D U‑net神经网络处理器,属于人工智能及心电分析领域,包括:卷积模块,包括N×S个PE组形成的阵列,每一PE组用于完成四输入两输出的Winograd快速卷积运算,每一PE组包括四个PE单元形成的两级流水线结构,对输入的一维心电信号和特征图进行卷积操作,并最终输出一维心电信号的分割结果;池化模块,对输入的特征图进行池化操作;上采样模块,对输入的特征图进行数据插值,以扩展特征图中特征信号的长度;拼接模块,将上采样模块处理前的特征图中的全局信号与上采样模块处理后的特征图中的局部信号进行融合,以扩充特征图中的特征信息。对心电信号进行准确的分割与分类,并减小硬件结构的资源消耗。

Patent Agency Ranking