-
-
公开(公告)号:CN103916236A
公开(公告)日:2014-07-09
申请号:CN201410172447.7
申请日:2014-04-25
Applicant: 东南大学
IPC: H04L9/06
Abstract: 本发明提出了一种面向AES算法的抗功耗攻击方法及其电路实现,其基本原理在于在AES算法电路中添加控制模块和冗余寄存器。AES算法根据控制模块产生的标志位,选择每一轮中间计算数据存储的寄存器位置,使得每一轮加密操作的中间数据交替存储在不同的寄存器中,有效的隐藏了AES算法中间数据的汉明距离,使得AES算法抵抗基于汉明距离模型的功耗分析攻击。本方法具有灵活性高,面积代价小,抗功耗攻击能力强等特点,为设计安全芯片提供了很好的解决方案。
-
公开(公告)号:CN103532973A
公开(公告)日:2014-01-22
申请号:CN201310514359.6
申请日:2013-10-25
Applicant: 东南大学
Abstract: 本发明公开了一种面向DES算法电路的差分功耗攻击测试方法,DES算法是一种广泛应用的分组对称加密算法,本发明对DES算法电路在设计阶段进行差分功耗攻击测试,过程包括:(1)功能仿真及功耗样本获取;(2)功耗样本预处理;(3)假设功耗样本获取;(4)相关系数的计算和攻击结果分析。本发明仅采样有变化的功耗点,节省大量功耗样本数据,大幅降低功耗攻击计算量,具有评估效率高、速度快的优点,更重要的是,能够在电路设计阶段进行功耗攻击测试,从而提前评估密码电路的抗攻击能力,降低DES电路的流片风险。
-
公开(公告)号:CN103067155A
公开(公告)日:2013-04-24
申请号:CN201210578754.6
申请日:2012-12-27
Applicant: 东南大学
IPC: H04L9/06
Abstract: 本发明公开了一种防止基于功耗分析的DES算法攻击的方法及测试电路,在首个子密钥K1未对数据进行操作之前,算法流程保持和原始DES流程相同,在第一轮子密钥K1对明文进行异或后引入掩码X;随后的第2至第15轮的加密过程,操作方式类似,仅异或的随机数数值不相同,旨在保持算法中间处理过程功能的正确性;最后在第16轮输出前异或上掩码X,经过IP逆置换(FP)并加上掩码X4还原真实的密文信息。由于DES的首轮和末轮添加的掩码值及位置均异于其他轮,即非对掩加密,使得对其采用汉明距离模型时无法消去掩码的作用,从而达到对DES算法的功耗攻击的防护,保证DES密钥安全的目的。
-
公开(公告)号:CN101819527B
公开(公告)日:2013-02-13
申请号:CN200910264572.X
申请日:2009-12-28
Applicant: 东南大学
IPC: G06F9/44 , G06F3/0481 , G05B19/02
Abstract: 本发明公布了一种提高嵌入式图形用户接口系统实时性的方法。本发明将创建和撤销窗口时繁杂的对内存的操作,初始化操作放在系统初始化时做,系统稳定运行时,用耗时远远小于上述操作的在窗口关系网中移动节点的操作来代替上述操作。其中窗口关系网在系统初始化时由所有用到的窗口组建而成。同时在窗口节点上存储小量数据来缩短系统处理小量常用数据的时间。本发明的特点是实时性强,系统运行时系统反应快,结构清晰,易于裁减,移植或是更新。该方法可降低系统命令反映时间和信息传递时间,解决嵌入式GUI在工业控制系统领域应用时耗费过多时间资源的问题。
-
公开(公告)号:CN102514531A
公开(公告)日:2012-06-27
申请号:CN201110446198.2
申请日:2011-12-28
Applicant: 东南大学
Abstract: 本发明公开了一种车载全景实时监控及记录系统,包括视频采集子系统、数据处理子系统、存储子系统和显示子系统,所述视频采集子系统用于采集车辆四周的视频数据并将采集到的视频数据发送给数据处理子系统,所述数据处理子系统用于将接收到的视频数据解码后,输出到存储子系统和显示子系统。本发明解决机动车驾驶员在车内视野狭小的问题,同时可以记录一定时间内车辆四周环境及人员流动状态的视频。
-
公开(公告)号:CN101232543A
公开(公告)日:2008-07-30
申请号:CN200810020735.5
申请日:2008-02-22
Applicant: 东南大学
IPC: H04M3/56
Abstract: 多方通话多线路电话机包括模数转换芯片,协议转换电路,语音处理芯片,拨号芯片,摘挂机电路以及消侧音电路;语音处理芯片(MCU)通过协议转换电路分别接第一模数转换芯片、第二模数转换芯片,第一模数转换芯片的第一线路输出接第一消侧音器(11),第二线路输出接第二消侧音器(12),第一消侧音器(11)的输出端接第一摘挂机电路(13),第二消侧音器(12)的输出端接第二摘挂机电路(14);第二模数转换芯片的第三线路输出接第三消侧音器(21),第四线路输出接本机麦克风和话筒(22),第三消侧音器(21)的输出端接第三摘挂机电路(23);语音处理芯片的通用输入输出口分别接第一拨号芯片、第二拨号芯片、第三拨号芯片。
-
公开(公告)号:CN202076997U
公开(公告)日:2011-12-14
申请号:CN201120084575.8
申请日:2011-03-28
Applicant: 东南大学
IPC: H03K5/00 , H03K5/1252
Abstract: 一种防毛刺时钟选择器的时序优化电路,防毛刺时钟选择器设有两路时钟信号输入端、时钟选择信号控制端、复位信号端、一个非门以及第一、第二两个与门,第一与门后续连接第一、第二两级寄存器,第二与门后续连接第三、第四两级寄存器,其中,第二寄存器的输出与一路输入时钟作为第三与门的输入端,第四寄存器的输出与另一路输入时钟作为第四与门的输入端,第三与门和第四与门的输出端作为一或门的输入端,或门的输出端为防毛刺时钟选择器的输出时钟,其特征在于:用第一、第二、第三3个与非门分别替换第三与门、第四与门及或门。
-
公开(公告)号:CN202364199U
公开(公告)日:2012-08-01
申请号:CN201120520617.8
申请日:2011-12-13
Applicant: 东南大学
IPC: H03K21/40
Abstract: 本实用新型公开了一种时钟信号丢失检测电路及方法,电路包括分频模块、计数模块、移位模块、比较模块和检测模块。方法用低频时钟检测高频时钟,实现过程分为五个部分:分频部分、计数部分、移位部分、比较部分、检测部分。本实用新型提供的时钟信号丢失检测电路及方法通过检测时钟信号是否丢失,以保证集成电路系统能够正常操作,节省逻辑资源,提高集成电路系统的整体性能。并且在IP模块复用的专用集成电路设计中提供一种通用的解决方法,缩短产品研制时间,同时降低设计成本。
-
公开(公告)号:CN202043094U
公开(公告)日:2011-11-16
申请号:CN201120084587.0
申请日:2011-03-28
Applicant: 东南大学
IPC: H03K23/66
Abstract: 一种低延时数字时钟分频电路,设有多级分频器,各级分频器均含有一级寄存器和一个计数逻辑器,多级分频器以并联形式排列,即多级分频器的输入时钟都为第一级的输入时钟,设置分频参数改变检测电路以及分频参数换算逻辑电路,分频参数改变检测电路采用异或电路,其输出分别连接各级分频器中计数逻辑器的清零端口,分频参数换算逻辑电路输出连接各级分频器中计数逻辑器的分频参数输入端,将串联结构的分频参数a、b、c、…转换成并联结构的分频参数a、a*b、a*b*c、…,为各级分频器提供分频参数,通过换算第一级以后逐级的分频参数实现多级分频。
-
-
-
-
-
-
-
-
-