-
公开(公告)号:CN102497200B
公开(公告)日:2015-04-15
申请号:CN201110415833.0
申请日:2011-12-13
Applicant: 东南大学
IPC: H03K21/40
Abstract: 本发明公开了一种时钟信号丢失检测电路及方法,电路包括分频模块、计数模块、移位模块、比较模块和检测模块。方法用低频时钟检测高频时钟,实现过程分为五个部分:分频部分、计数部分、移位部分、比较部分、检测部分。本发明提供的时钟信号丢失检测电路及方法通过检测时钟信号是否丢失,以保证集成电路系统能够正常操作,节省逻辑资源,提高集成电路系统的整体性能。并且在IP模块复用的专用集成电路设计中提供一种通用的解决方法,缩短产品研制时间,同时降低设计成本。
-
公开(公告)号:CN103065677A
公开(公告)日:2013-04-24
申请号:CN201210543658.8
申请日:2012-12-14
Applicant: 东南大学
IPC: G11C11/4063
Abstract: 本发明公开了一种基于延迟单元的自校准系统,用于DDR存储器输出的数据信号和数据选通信号的自校准,以补偿所述数据信号和数据选通信号的时序误差,包括:数据选通信号通道、数据信号通道、相位检测单元、校准控制单元、选择电路和延迟单元。本发明用低成本的有效方法实现DQS与DQ的相位校准,保证相位补偿的精度,并缩短信号校准所需的时间。
-
公开(公告)号:CN102497200A
公开(公告)日:2012-06-13
申请号:CN201110415833.0
申请日:2011-12-13
Applicant: 东南大学
IPC: H03K21/40
Abstract: 本发明公开了一种时钟信号丢失检测电路及方法,电路包括分频模块、计数模块、移位模块、比较模块和检测模块。方法用低频时钟检测高频时钟,实现过程分为五个部分:分频部分、计数部分、移位部分、比较部分、检测部分。本发明提供的时钟信号丢失检测电路及方法通过检测时钟信号是否丢失,以保证集成电路系统能够正常操作,节省逻辑资源,提高集成电路系统的整体性能。并且在IP模块复用的专用集成电路设计中提供一种通用的解决方法,缩短产品研制时间,同时降低设计成本。
-
公开(公告)号:CN202364199U
公开(公告)日:2012-08-01
申请号:CN201120520617.8
申请日:2011-12-13
Applicant: 东南大学
IPC: H03K21/40
Abstract: 本实用新型公开了一种时钟信号丢失检测电路及方法,电路包括分频模块、计数模块、移位模块、比较模块和检测模块。方法用低频时钟检测高频时钟,实现过程分为五个部分:分频部分、计数部分、移位部分、比较部分、检测部分。本实用新型提供的时钟信号丢失检测电路及方法通过检测时钟信号是否丢失,以保证集成电路系统能够正常操作,节省逻辑资源,提高集成电路系统的整体性能。并且在IP模块复用的专用集成电路设计中提供一种通用的解决方法,缩短产品研制时间,同时降低设计成本。
-
-
-