-
公开(公告)号:CN102386874A
公开(公告)日:2012-03-21
申请号:CN201110206383.4
申请日:2011-07-22
Applicant: 复旦大学
IPC: H03H7/38
Abstract: 本发明属于射频集成电路技术领域,具体为一种应用于宽带多模式接收机中的宽带可重构负载网络。它由电感,电压控制电阻阵列(DCRA)以及电压控制电容阵列(DCCA)组成。电压控制电容阵列与电感并联构成LC并联谐振网络,该谐振网络顺次与电压控制电阻阵列串联,构成RLC负载网络;通过电压控制电容阵列开关,调整谐振频率;通过电压控制电阻阵列的开关,调整不同频段下的增益。本发明结构简单,实现负载网络阻抗在不同频段的可重构。
-
公开(公告)号:CN101364805B
公开(公告)日:2011-11-02
申请号:CN200810200165.8
申请日:2008-09-19
Applicant: 复旦大学
IPC: H03L7/099 , H03K3/0231
Abstract: 本发明属于射频集成电路技术领域,具体为一种实现粗、细双调谐适用于高频应用的低功耗CMOS压控环形振荡器,它由4级相同的差分延迟单元构成环形振荡环路。该压控环形振荡器利用不同相位的振荡信号驱动粗、细调谐输入管,其粗、细调谐均是采用在输入信号与调谐输入管栅极之间插入一个NMOS传输管控制输入信号耦合到调谐输入管栅极的程度。本发明可以在实现粗、细双调谐功能的同时提高电路的振荡频率,并改善振荡信号相位噪声性能,减小电路功耗。
-
公开(公告)号:CN102065055A
公开(公告)日:2011-05-18
申请号:CN201110007437.4
申请日:2011-01-14
Applicant: 复旦大学
IPC: H04L27/26
Abstract: 本发明属于超宽带无线通信技术领域,具体为一种MB-OFDM系统中超快速并行扰码器与解扰器。本发明中,扰码器的16比特伪随机序列与16位并行输入信号分别按位异或后,形成扰码后的信号输出。解扰器的16比特伪随机序列与16位并行扰码信号分别按位异或后实现解扰后的16位并行信号输出。整个电路实现,使用了16个D触发器和16个两输入异或门,电路的关键路径只有一个D触发器和一个两输入异或门,在一个时钟周期内可以同时输出16位随机序列,从而使扰码与解扰的速度大大提高。
-
公开(公告)号:CN101217281B
公开(公告)日:2011-05-18
申请号:CN200810032497.X
申请日:2008-01-10
Applicant: 复旦大学
IPC: H03M1/54
Abstract: 本发明属于集成电路技术领域,具体涉及一个超宽带(OFDM-UWB)系统的双采样两步式折叠内插模数转换器。本发明提出的两步式折叠内插模数转换器,由采样保持电路、粗子转换器、参考电平选择电路、细子转换器和数字编码电路连接构成。本发明采用两步式和折叠内插相结合的结构,并采用分时采样的采样保持电路,实现了OFDM-UWB系统低功耗的应用要求。可满足电池供电通讯设备的低功耗、低电源需要。
-
公开(公告)号:CN102025365A
公开(公告)日:2011-04-20
申请号:CN200910195949.0
申请日:2009-09-18
Applicant: 复旦大学
IPC: H03K19/0185 , H03M1/66
Abstract: 本发明属于数模转换器集成电路技术领域,具体涉及一种改进型降低电压摆幅驱动器。该电路利用电容分压原理,降低输出电压的摆幅,通过调节电容比值来改变摆幅的大小。本发明采用CMOS开关技术改进开关,明显提高输出波形的斜率。该电路同时能够调节差分信号的交叉点的位置,避免差分电流开关同时处在关断的状态,大大提高了数模转换器的动态性能。该电路结构简单,易于实现,适合于高速数模转换器。
-
公开(公告)号:CN102025358A
公开(公告)日:2011-04-20
申请号:CN200910195740.4
申请日:2009-09-16
Applicant: 复旦大学
IPC: H03K17/687
Abstract: 本发明属于集成电路技术领域,具体为一种具有宽带和高线性度的MOS开关电路。该电路由MOS开关为主体,通过栅压自举电路稳定开关管栅源电压;通过隔离衬底,并使之在开关导通时跟随输入信号以消除衬偏效应和开关源漏寄生结电容;通过预充电-悬浮结构消除衬底-隔离阱之间寄生结电容的影响。通过上述三方面的作用消除的普通MOS开关产生非线性的主要非理想因素,提高开关管在高中低频输入信号下的线性度。
-
公开(公告)号:CN102013887A
公开(公告)日:2011-04-13
申请号:CN200910195209.7
申请日:2009-09-04
Applicant: 复旦大学
IPC: H03K19/0185 , H03M1/66
Abstract: 本发明属数模转换器集成电路技术领域,涉及一种降低电压摆幅驱动器。本发明利用电容分压原理,降低输出电压的摆幅,通过调节电容比值来改变摆幅的大小。本发明应用在数模转换器中,位置在锁存器和电流开关之间,能降低摆幅,减小信号串通对差分电流开关的共源点和差分输出的影响,同时能够调节差分信号的交叉点的位置,避免差分电流开关同时处在关断的状态,明显提高了数模转换器的动态性能。本发明结构简单,易于实现,而且低功耗,适合于高速数模转换器。
-
公开(公告)号:CN101980447A
公开(公告)日:2011-02-23
申请号:CN201010562719.6
申请日:2010-11-29
Applicant: 复旦大学
IPC: H03M1/12
Abstract: 本发明提供一种采用级联折叠内插器级间开关“伪随机乱序”的高SFDR的折叠内插模数转换器结构。该折叠内插模数转换器包含具有折叠单元模拟预处理模块或者内插模拟预处理模块;级联折叠内插器级间开关“伪随机乱序”是用于模拟信号在预处理过程中伪随机选择折叠内插信号路径的一种逻辑序列,每级折叠内插电路中包括两组开关逻辑分别是正向乱序开关逻辑和对应的反向解乱序开关逻辑。此外,开关乱序逻辑分级内乱序逻辑和级间乱序组合逻辑。本发明提出的级联折叠内插电路级内及级间开关乱序逻辑,将处理相邻量化范围的折叠器和内插器间的输入等效失调平均化,将失配引入的谐波分量平均到噪底中,提高了整个模数转换器的无杂散动态范围(SFDR)。
-
公开(公告)号:CN101895295A
公开(公告)日:2010-11-24
申请号:CN201010222534.0
申请日:2010-07-09
Applicant: 复旦大学
IPC: H03M1/12 , H03F3/45 , H03K17/687
Abstract: 本发明属于集成电路技术领域,具体为一种运算放大器共享的低功耗流水线模数转换器。该模数转换器由无采样保持电路的第一级流水线,第二、三、四级流水线,一级3位全并行模数转换器,共享运算放大器,数字校正电路构成;无采样保持电路的第一级流水线,第二、三、四级流水线,与最后一级的3位全并行模数转换器依次相连,每级流水线得到3位数字输出,经过后级数子校正,得到实际结果;4级流水线只需要2个运算放大器,连续的两级共用一个运算放大器,共产生10位需校正的数据,与最后一级3位全并行模数转换器的3位输出一起经过数字校正电路,得到最后的11位量化输出。本模数转换器实现高速度、低功耗。
-
公开(公告)号:CN101873134A
公开(公告)日:2010-10-27
申请号:CN201010186480.7
申请日:2010-05-27
Applicant: 复旦大学
IPC: H03L7/18
Abstract: 本发明属于射频无线接收机集成电路技术领域,具体为一种具有较高谐波抑制特性的正交输入五分频器。本发明在混频器中使用源级负反馈技术,以提高混频器输出信号的线性度;在第二级除法器中使用负载分割技术,以增加第二级除法器处理的频率范围;将正交输入正交输出分频器应用于传统的密勒出发器中,显著改善了五分频除法器的谐波抑制特性。本发明在不提高整个分频器功耗的前提下,提高了输出信号正交跟随特性。
-
-
-
-
-
-
-
-
-