具有帧级别黑色电平校准的图像传感器

    公开(公告)号:CN114025109A

    公开(公告)日:2022-02-08

    申请号:CN202110793564.5

    申请日:2021-07-14

    Abstract: 本申请案涉及一种具有帧级别黑色电平校准的图像传感器。一种图像传感器包含像素阵列,所述像素阵列具有:像素单元的作用行;黑色电平校准行,其具有经耦合以产生代表没有入射光的黑色图像数据信号的黑色图像数据产生电路;以及虚设行,所述虚设行具有经耦合以接收黑色太阳参考电压以箝位所述像素阵列的位线的黑色电平箝位电路,以及经耦合以接收所述黑色太阳参考电压以产生黑色太阳校准电压的黑色电平校准电路。黑色太阳反馈电路经耦合以响应于所述黑色太阳校准电压和黑色电平样本参考产生所述黑色太阳参考电压,且黑色电平取样电路经耦合到所述位线以对所述黑色图像数据信号进行取样以产生由所述黑色太阳反馈电路接收的所述黑色电平样本参考。

    用于图像传感器的读出电路

    公开(公告)号:CN106067955B

    公开(公告)日:2019-03-15

    申请号:CN201610089976.X

    申请日:2016-02-18

    Inventor: 沈杰 瞿旻 李贤瑞

    Abstract: 本申请案涉及一种用于图像传感器的读出电路。用以读出图像传感器像素阵列的读出电路包含读出单元,所述读出单元包含:多个模/数转换器“ADC”、静态随机存取存储器“SRAM”的多个块及动态随机存取存储器“DRAM”的多个块。所述多个ADC经耦合以从所述图像传感器像素阵列的二维块读出模拟图像信号。所述SRAM的多个块经耦合以从所述ADC接收数字图像信号。所述数字图像信号代表从像素的所述二维块读出的所述模拟图像信号。所述DRAM的多个块耦合到所述SRAM的块。每一SRAM的块经耦合以循序地将所述数字图像信号输出到所述DRAM的块中的每一者。所述读出单元中的每一者经耦合以输出所述数字图像信号作为多个输入/输出“IO”信号。

    成像系统及用于其中的读出电路

    公开(公告)号:CN107277398A

    公开(公告)日:2017-10-20

    申请号:CN201710066816.8

    申请日:2017-02-07

    Abstract: 本发明涉及成像系统及用于其中的读出电路。用于图像传感器的所述读出电路包含系统斜坡产生器,其经耦合以产生系统斜坡信号。多个模/数转换器,其耦合到来自像素阵列的多个列位线以接收对应模拟列图像信号。隔离斜坡缓冲器,其耦合在所述系统斜坡产生器与所述模/数转换器之间。所述隔离斜坡缓冲器包含用以接收所述系统斜坡信号的单个输入,及多个隔离输出。所述隔离输出中的每一者经耦合以向对应模/数转换器提供隔离列斜坡信号。所述模/数转换器中的每一者经耦合以响应于所述对应模拟列图像信号及对应隔离列斜坡信号而产生对应数字列图像信号。

    提供高分辨率精细增益的包含具有Δ-Σ调制器的小数分频器的斜坡发生器

    公开(公告)号:CN113612941B

    公开(公告)日:2024-05-28

    申请号:CN202110491396.4

    申请日:2021-05-06

    Abstract: 本申请案涉及一种提供高分辨率精细增益的斜坡发生器,其包含具有Δ‑Σ调制器的小数分频器。一种提供具有高分辨率精细增益的斜坡信号的斜坡发生器包含电流镜,其具有传导电容器电流及响应于所述电容器电流的积分器电流的第一及第二路径。第一及第二开关电容器电路经耦合到所述第一路径。小数分频器电路经耦合以接收时钟信号以响应于可调整小数分频器比率K而产生在第一与第二状态之间振荡以控制所述第一及第二开关电容器电路的开关电容器控制信号。所述第一及第二开关电容器电路经耦合以响应于每一所述开关电容器控制信号而交替地由所述电容器电流充电及放电。积分器经耦合到所述第二路径以响应于所述积分器电流而产生所述斜坡信号。

    用于扩展模拟增益并减少噪声的模数转换器时钟控制

    公开(公告)号:CN115150571A

    公开(公告)日:2022-10-04

    申请号:CN202111645933.2

    申请日:2021-12-30

    Abstract: 本公开涉及用于扩展模拟增益并减少噪声的模数转换器时钟控制。ADC的时钟控制电路包含多个小数分频器电路,每一小数分频器电路包含可编程整数分频器,其经耦合以接收启用偏斜信号、时钟信号及输出整数信号以响应于所述输出整数信号而将所述时钟信号除以一因子以产生小数分频器信号。Δ‑Σ调制器经耦合以接收小数模数信号、输入整数信号及所述小数分频器信号以产生所述输出整数信号,所述输出整数信号是随每一循环变化的信号且具有基本上等于小数分频器比率K的长期平均DC值。扩展增益控制电路经耦合以从所述小数分频器电路中的每一者接收所述小数分频器信号以产生具有可调整频率的多个斜坡时钟信号以调整所述ADC的斜坡产生器的增益设置。

    提供快速稳定行控制信号的图像传感器远端驱动器电路

    公开(公告)号:CN112822422B

    公开(公告)日:2022-07-01

    申请号:CN202011247308.8

    申请日:2020-11-10

    Abstract: 本公开涉及一种提供快速稳定行控制信号的图像传感器远端驱动器电路。图像传感器包含具有像素的行和列的像素阵列。所述像素阵列的每行具有第一端,所述第一端与所述像素阵列的每行的第二端相对。控制电路被耦合到所述像素阵列的每行的所述第一端,以从所述像素阵列的每行的所述第一端向所述像素阵列的每行提供控制信号。远端驱动器电路,其被耦合到所述像素阵列的每行的所述第二端,以从所述像素阵列的每行的所述第二端选择性地进一步驱动由所述控制电路从所述像素阵列的每行的所述第一端提供的所述控制信号。所述控制电路进一步被耦合以向所述远端驱动器电路提供远端控制信号。

    用于控制计数器起始时间的电路及方法

    公开(公告)号:CN111131730B

    公开(公告)日:2022-04-05

    申请号:CN201911023026.7

    申请日:2019-10-25

    Abstract: 本发明涉及用于控制计数器起始时间的电路及方法。一种模/数转换ADC电路包含经耦合以输出斜坡信号的斜坡电路,且所述斜坡信号从起始电压偏移一偏移电压。所述斜坡信号朝向所述起始电压斜升。计数器电路耦合到所述斜坡电路以在所述斜坡信号返回到所述起始电压之后起始计数,且比较器耦合到所述计数器电路及位线以比较所述斜坡信号与所述位线上的像素信号电压。响应于所述斜坡信号等于所述像素信号电压,所述比较器停止所述计数器。

    提供高分辨率精细增益的包含具有Δ-Σ调制器的小数分频器的斜坡发生器

    公开(公告)号:CN113612941A

    公开(公告)日:2021-11-05

    申请号:CN202110491396.4

    申请日:2021-05-06

    Abstract: 本申请案涉及一种提供高分辨率精细增益的斜坡发生器,其包含具有Δ‑Σ调制器的小数分频器。一种提供具有高分辨率精细增益的斜坡信号的斜坡发生器包含电流镜,其具有传导电容器电流及响应于所述电容器电流的积分器电流的第一及第二路径。第一及第二开关电容器电路经耦合到所述第一路径。小数分频器电路经耦合以接收时钟信号以响应于可调整小数分频器比率K而产生在第一与第二状态之间振荡以控制所述第一及第二开关电容器电路的开关电容器控制信号。所述第一及第二开关电容器电路经耦合以响应于每一所述开关电容器控制信号而交替地由所述电容器电流充电及放电。积分器经耦合到所述第二路径以响应于所述积分器电流而产生所述斜坡信号。

Patent Agency Ranking