具有相位检测自动聚焦的九单元像素图像传感器

    公开(公告)号:CN116896691B

    公开(公告)日:2024-12-06

    申请号:CN202211471421.3

    申请日:2022-11-23

    Abstract: 本公开涉及具有相位检测自动聚焦的九单元像素图像传感器。一种成像装置包含1x3像素电路的像素阵列,所述1x3像素电路在一列中包含3个光电二极管。位线耦合到所述1x3像素电路。所述位线被划分到所述1x3像素电路的每列3个位线的分组中。所述1x3像素电路的每一列包含耦合到所述3个位线的相应分组的第一位线的多个第一组、耦合到所述相应分组的第二位线的多个第二组及耦合到所述相应分组的第三位线的多个第三组。所述1x3像素电路经布置成形成所述像素阵列的多个3x3像素结构的每九个单元像素结构3个1x3像素电路的分组。

    用于在高像素数图像传感器中减少图像伪影的电路和方法

    公开(公告)号:CN116647765B

    公开(公告)日:2024-11-26

    申请号:CN202310132207.3

    申请日:2023-02-09

    Abstract: 提供了一种图像传感器。该图像传感器包括多光电二极管单元的阵列,每个光电二极管通过选择晶体管耦合到所述单元的浮动扩散节点,由相应的传送线控制的选择晶体管,复位晶体管,感测源极跟随器和从源极跟随器耦合到数据线的读取晶体管。该阵列包括具有相位检测单元和普通单元的相位检测行;以及更多单元的补偿行。在实施例中,每个相位检测行具有带有通过选择晶体管耦合到浮动扩散节点的至少一个光电二极管的单元,该选择晶体管由与该行的相邻普通单元的选择晶体管的传送线分开的传送线控制。在实施例中,补偿行具有带有通过由与补偿行的相邻普通单元的选择晶体管的传送线分开的传送线控制的选择晶体管耦合到浮动扩散节点的光电二极管的单元。

    具有电压供应网格箝位的图像传感器

    公开(公告)号:CN118354218A

    公开(公告)日:2024-07-16

    申请号:CN202410546956.5

    申请日:2020-11-26

    Abstract: 本公开涉及具有电压供应网格箝位的图像传感器。一种图像感测装置包含图像感测电路、电压供应网格、位线和控制电路。所述图像感测电路包含布置成行和列的像素。所述位线中的每一个耦合到所述列中的对应一个。所述电压供应网格耦合到所述像素。所述控制电路经耦合以将至少行选择信号和传送信号输出到所述行。所述行中的每一个选择性地耦合到所述位线以响应于所述行选择信号和所述传送信号而选择性地输出图像数据信号。所述行中的每一个进一步选择性地耦合到所述位线以响应于所述行选择信号和所述传送信号而选择性地箝位所述位线。所述行中的每一个响应于所述行选择信号而选择性地与所述位线断开耦合。

    用于扩展模拟增益并减少噪声的模数转换器时钟控制

    公开(公告)号:CN115150571B

    公开(公告)日:2023-11-28

    申请号:CN202111645933.2

    申请日:2021-12-30

    Abstract: 本公开涉及用于扩展模拟增益并减少噪声的模数转换器时钟控制。ADC的时钟控制电路包含多个小数分频器电路,每一小数分频器电路包含可编程整数分频器,其经耦合以接收启用偏斜信号、时钟信号及输出整数信号以响应于所述输出整数信号而将所述时钟信号除以一因子以产生小数分频器信号。Δ‑Σ调制器经耦合以接收小数模数信号、输入整数信号及所述小数分频器信号以产生所述输出整数信号,所述输出整数信号是随每一循环变化的信号且具有基本上等于小数分频器比率K的长期平均DC值。扩展增益控制电路经耦合以从所述小数分频器电路中的每一者接收所述小数分频器信号以产生具有可调整频率的多个斜坡时钟信号以调整所述ADC的斜坡产生器的增益设置。

    具有相位检测自动聚焦的九单元像素图像传感器

    公开(公告)号:CN116896691A

    公开(公告)日:2023-10-17

    申请号:CN202211471421.3

    申请日:2022-11-23

    Abstract: 本公开涉及具有相位检测自动聚焦的九单元像素图像传感器。一种成像装置包含1x3像素电路的像素阵列,所述1x3像素电路在一列中包含3个光电二极管。位线耦合到所述1x3像素电路。所述位线被划分到所述1x3像素电路的每列3个位线的分组中。所述1x3像素电路的每一列包含耦合到所述3个位线的相应分组的第一位线的多个第一组、耦合到所述相应分组的第二位线的多个第二组及耦合到所述相应分组的第三位线的多个第三组。所述1x3像素电路经布置成形成所述像素阵列的多个3x3像素结构的每九个单元像素结构3个1x3像素电路的分组。

    具有减少的斜坡稳定时间的积分斜坡电路

    公开(公告)号:CN113784066A

    公开(公告)日:2021-12-10

    申请号:CN202111066575.X

    申请日:2020-03-10

    Abstract: 本发明涉及具有减少的斜坡稳定时间的积分斜坡电路。斜坡产生器包含积分器,所述积分器包含第一级和第二级,其中第一级具有第一输入端和第二输入端,以及第一输出端和第二输出端,并且第二级包含耦合在电源轨和接地之间的第一晶体管和第二晶体管。第一晶体管和第二晶体管之间的节点耦合到积分器放大器的输出端。第一晶体管的控制端子耦合到第一级的第一输出端,且第二晶体管的控制端子耦合到第一级的第二输出端。在从输出端产生的斜坡信号中的斜坡事件期间,第一电流从输出端流到接地。微调电路耦合到积分器放大器的输出端,以响应于微调输入向积分器放大器的输出端提供第二电流。第二电流基本上匹配第一电流。

    用于低噪声图像传感器的斜坡产生器

    公开(公告)号:CN106060435B

    公开(公告)日:2019-05-28

    申请号:CN201610096166.7

    申请日:2016-02-22

    Abstract: 本申请案涉及用于低噪声图像传感器的斜坡产生器。一种用于图像传感器中的读出电路包含感测放大器电路,所述感测放大器电路耦合到位线以从所述图像传感器的像素单元感测模拟图像数据。模/数转换器耦合到所述感测放大器电路以将所述模拟图像数据转换成数字图像数据。斜坡产生器电路经耦合以产生第一斜坡信号。所述模/数转换器经耦合以响应于所述模拟图像数据和所述第一斜坡信号产生所述数字图像数据。第一电容性分压器耦合到所述斜坡产生器。所述第一电容性分压器经耦合以减小经耦合以由所述模/数转换器接收的所述第一斜坡信号的输出电压摆幅以减少所述第一斜坡信号中的噪声。

    通过连续时间读出电路中的斜坡产生器改善图像传感器电源抑制比

    公开(公告)号:CN106791496A

    公开(公告)日:2017-05-31

    申请号:CN201610339789.2

    申请日:2016-05-20

    Abstract: 本发明涉及通过连续时间读出电路中的斜坡产生器改善图像传感器电源抑制比。用于读出电路中的斜坡产生器包含:积分器,其经耦合以接收斜坡产生器输入参考信号以产生经耦合以由模/数转换器接收的参考斜坡信号。经耦合以产生所述斜坡产生器输入参考信号的电源补偿电路包含:延迟电路,其包含可变电阻器;及滤波器电容器,其经耦合以接收电源信号。所述可变电阻器经调谐以匹配从电源到位线输出的延迟涟波。电容分压器耦合到所述延迟电路以产生所述斜坡产生器输入参考信号。所述电容分压器包含耦合到第二可变电容器的第一可变电容器,所述第一可变电容器及所述第二可变电容器经调谐以提供与从所述电源到所述位线输出的耦合比匹配的电容比。

    用以改进CIS中ADC范围的列斜坡缓冲器设计

    公开(公告)号:CN119450253A

    公开(公告)日:2025-02-14

    申请号:CN202410660613.1

    申请日:2024-05-27

    Abstract: 本申请涉及一种用以改进CIS中ADC范围的列斜坡缓冲器设计。一种成像系统包括像素阵列及耦合到所述像素阵列的读出电路系统。所述读出电路系统包含斜坡产生器及多个列单元胞元,每一列单元胞元包括列斜坡缓冲器及列比较器,且每一列斜坡缓冲器包括经耦合以接收来自所述斜坡产生器的斜坡信号的输入节点、具有耦合到所述输入节点的栅极端子及耦合到电力线的漏极端子的晶体管、耦合于所述晶体管的源极端子与所述列比较器之间的输出节点以及耦合于所述输入节点与所述晶体管之间的交流AC耦合单元。所述AC耦合单元包括耦合于所述输入节点与所述晶体管的所述栅极端子之间的电容器,以及耦合于所述输入节点与所述晶体管的所述栅极端子之间的复位开关。

Patent Agency Ranking