-
公开(公告)号:CN103515428B
公开(公告)日:2015-12-09
申请号:CN201310406464.8
申请日:2013-09-09
Applicant: 电子科技大学
IPC: H01L29/739 , H01L29/06
Abstract: 本发明涉及半导体技术,具体的说是涉及一种PSOI横向高压功率半导体器件。本发明的一种横向高压MOSFET,其特征在于,在源端下方引入第二导电类型半导体埋层,避免载流子在源端过度集中,减小器件在源端的功耗,从而改善器件的自加热效应;第二导电类型半导体第一漂移区采用均匀掺杂,第二导电类型半导体第二漂移区采用浓度相对较高的掺杂,可以减小漂移区的电阻率,降低器件的比导通电阻,进而减小器件的功耗和温度。本发明的有益效果为,具有自加热效应良好、导通电阻低、耐压高、版图面积小等诸多优点,降低了工艺难度和成本。本发明尤其适用于PSOI横向高压功率半导体器件。
-
公开(公告)号:CN103489865B
公开(公告)日:2015-10-21
申请号:CN201310421629.9
申请日:2013-09-16
Applicant: 电子科技大学
IPC: H01L27/088 , H01L21/762
Abstract: 本发明涉及半导体技术,具体的说是涉及一种具有n+埋层的横向集成的准超结SOI半导体功率器件。本发明的其元胞结构包括依次层叠设置的衬底、埋氧层和SOI层,还包括高压pLDMOS、高压nLDMOS和低压CMOS;所述高压pLDMOS、高压nLDMOS和低压CMOS设置在SOI层上,高压nLDMOS设置在高压pLDMOS和低压CMOS之间;其特征在于,所述高压pLDMOS、高压nLDMOS和低压CMOS之间通过浅槽介质隔离区和层间介质相互隔离,所述层间介质与埋氧层的上表面连接,浅槽介质隔离区设置在层间介质上表面。本发明的有益效果为,可以实现100V~700V各种性能优良的高压器件,具有高速、高集成度、低导通损耗的优点。本发明尤其适用于横向集成SOI半导体功率器件。
-
公开(公告)号:CN102969357B
公开(公告)日:2015-08-19
申请号:CN201210516380.5
申请日:2012-12-06
Applicant: 电子科技大学
Abstract: 一种横向超结高压功率半导体器件,属于功率半导体器件技术领域。包括纵向超结元胞结构、终端结构和漏极引出结构;终端结构位于整体元胞结构的外侧或外围,漏极引出结构位于终端结构的外侧或外围;纵向超结元胞结构在提高击穿电压的同时降低导通电阻,相比传统横向超结器件,纵向超结元胞结构减小了版图面积,进一步降低了导通电阻;单个或多个元胞集成,多个并联元胞可共用同一个终端,并通过漏极引出结构将漏电极横向引出,使漏极、栅极和源极都在表面,不仅易于和常规电路集成,而且大大减小版图面积,进一步降低工艺成本;最后,本发明漏电极表面引出的具有低比导通电阻的超结横向高压器件可集成在各种衬底材料上,且集成度高。
-
公开(公告)号:CN103515428A
公开(公告)日:2014-01-15
申请号:CN201310406464.8
申请日:2013-09-09
Applicant: 电子科技大学
IPC: H01L29/739 , H01L29/06
CPC classification number: H01L29/7393 , H01L29/0603
Abstract: 本发明涉及半导体技术,具体的说是涉及一种PSOI横向高压功率半导体器件。本发明的一种横向高压MOSFET,其特征在于,在源端下方引入第二导电类型半导体埋层,避免载流子在源端过度集中,减小器件在源端的功耗,从而改善器件的自加热效应;第二导电类型半导体第一漂移区采用均匀掺杂,第二导电类型半导体第二漂移区采用浓度相对较高的掺杂,可以减小漂移区的电阻率,降低器件的比导通电阻,进而减小器件的功耗和温度。本发明的有益效果为,具有自加热效应良好、导通电阻低、耐压高、版图面积小等诸多优点,降低了工艺难度和成本。本发明尤其适用于PSOI横向高压功率半导体器件。
-
公开(公告)号:CN103489865A
公开(公告)日:2014-01-01
申请号:CN201310421629.9
申请日:2013-09-16
Applicant: 电子科技大学
IPC: H01L27/088 , H01L21/762
Abstract: 本发明涉及半导体技术,具体的说是涉及一种具有n+埋层的横向集成的准超结SOI半导体功率器件。本发明的其元胞结构包括依次层叠设置的衬底、埋氧层和SOI层,还包括高压pLDMOS、高压nLDMOS和低压CMOS;所述高压pLDMOS、高压nLDMOS和低压CMOS设置在SOI层上,高压nLDMOS设置在高压pLDMOS和低压CMOS之间;其特征在于,所述高压pLDMOS、高压nLDMOS和低压CMOS之间通过浅槽介质隔离区和层间介质相互隔离,所述层间介质与埋氧层的上表面连接,浅槽介质隔离区设置在层间介质上表面。本发明的有益效果为,可以实现100V~700V各种性能优良的高压器件,具有高速、高集成度、低导通损耗的优点。本发明尤其适用于横向集成SOI半导体功率器件。
-
公开(公告)号:CN103413831A
公开(公告)日:2013-11-27
申请号:CN201310388681.9
申请日:2013-08-30
Applicant: 电子科技大学
IPC: H01L29/78 , H01L29/06 , H01L21/336
Abstract: 本发明涉及半导体技术,具体的说是涉及一种横向高压器件及其制造方法。本发明的一种横向高压器件,其特征在于,通过推阱和离子注入工艺在第二种导电类型半导体漂移区中形成第一种导电类型半导体降场层,通过光刻和离子注入工艺,在第二种导电类型半导体漂移区的表面形成的第二种导电类型半导体重掺杂层。本发明的有益效果为,在保持高的击穿耐压的情况下,可以大大的降低器件比导通电阻,同时减小横向高压器件源端的电场峰值,避免强场效应,提高器件的击穿电压,具有更小的导通电阻,在相同的导通能力的情况下具有更小的芯片面积,并很好地优化器件的表面电场,同时,本发明提供的制造方法简单,工艺难度较低。本发明尤其适用于横向高压器件。
-
公开(公告)号:CN102969357A
公开(公告)日:2013-03-13
申请号:CN201210516380.5
申请日:2012-12-06
Applicant: 电子科技大学
Abstract: 一种横向超结高压功率半导体器件,属于功率半导体器件技术领域。包括纵向超结元胞结构、终端结构和漏极引出结构;终端结构位于整体元胞结构的外侧或外围,漏极引出结构位于终端结构的外侧或外围;纵向超结元胞结构在提高击穿电压的同时降低导通电阻,相比传统横向超结器件,纵向超结元胞结构减小了版图面积,进一步降低了导通电阻;单个或多个元胞集成,多个并联元胞可共用同一个终端,并通过漏极引出结构将漏电极横向引出,使漏极、栅极和源极都在表面,不仅易于和常规电路集成,而且大大减小版图面积,进一步降低工艺成本;最后,本发明漏电极表面引出的具有低比导通电阻的超结横向高压器件可集成在各种衬底材料上,且集成度高。
-
-
-
-
-
-