-
公开(公告)号:CN112910047B
公开(公告)日:2024-11-29
申请号:CN202110249214.2
申请日:2021-03-08
Applicant: 珠海一微半导体股份有限公司
IPC: H02J7/00
Abstract: 本发明公开一种充电控制方法、充电设备及充电控制芯片,该充电控制方法配置在充电系统内时,在充电系统内,所述充电系统包括充电设备和受电设备,所述充电控制方法包括:步骤A、当所述充电系统确定使用相适应类型的快充协议后,根据充电设备对其内部存储的固件数据的校验结果,控制充电设备调整用于供给受电设备的供电信息,以确保受电设备的安全。该充电控制方法配置在充电设备内时,所述充电控制方法包括:步骤A、当所述充电设备确定使用相适应类型的快充协议后,充电设备根据内部存储的固件数据的校验结果,调整用于供给受电设备的供电信息,以确保受电设备的安全。
-
公开(公告)号:CN117956048A
公开(公告)日:2024-04-30
申请号:CN202410346821.4
申请日:2024-03-26
Applicant: 珠海一微半导体股份有限公司
Abstract: 本申请公开一种MIPI模式控制器与数据传输控制系统;MIPI模式控制器,用于在显示串行接口被配置为处于第一打包模式时,按照DSI协议规定的数据包的数据类型对待发送数据进行打包;还用于在显示串行接口被配置为处于第二打包模式时,按照CSI‑2协议规定的数据包的数据类型对待发送数据进行打包;还用于在相机串行接口被配置为处于第一解包模式时,按照CSI‑2协议规定的数据包的数据类型对所接收的数据包进行解包;还用于在相机串行接口被配置为处于第二解包模式时,按照DSI协议规定的数据包的数据类型对所接收的数据包进行解包。解决相机串行接口和显示串行接口不能通信的问题。
-
公开(公告)号:CN113537202B
公开(公告)日:2023-10-27
申请号:CN202010293221.8
申请日:2020-04-15
Applicant: 珠海一微半导体股份有限公司
Abstract: 本发明公开硬件加速的sift特征点的坐标定位方法、系统及芯片,该坐标定位方法在设定一个能够容纳待处理像素点各种偏移情况的拓展空间的基础上,调用各种功能的计数寄存器移位计算出当前缓存的待处理像素点在拓展空间内的标定坐标,并利用预先设定的映射关系挑选出匹配的坐标偏移值完成当前缓存的待处理像素点在拓展空间内的坐标定位,从而在极值点精确化过程中将每一图像层上的待处理像素点及其26个邻域比较位置放置到同一整体空间内进行精确化处理,实现单个像素点在多点像素的拓展空间内的坐标偏移情况归一化处理,从而提高了像素点的处理效率,节省了相应处理硬件电路的面积。
-
公开(公告)号:CN113535638B
公开(公告)日:2022-11-15
申请号:CN202110820916.1
申请日:2021-07-20
Applicant: 珠海市一微星科技有限公司 , 珠海一微半导体股份有限公司
IPC: G06F15/78
Abstract: 本发明公开了一种并行运算加速系统及其运行方法,并行运算加速系统包括:操作数缓存模块、结果缓存模块、控制模块和计算模块;其中,控制模块包括存取控制单元、M级并行的表达式缓存单元、M级并行的解析单元和分发单元,计算模块包括N级并行的计算单元,N级并行的计算单元的一端与分发单元的一端连接,以实现N级并行的计算单元接收分发单元传输的计算操作信息,N级并行的计算单元的另一端分别都与M级并行的表达式缓存单元连接。本发明将计算分步骤分发到计算单元计算,使得该加速系统单次支持的最大混合运算操作,计算模块将数据直接传输至表达式缓存单元以提高计算结果的传输效率,从而提高加速系统的运算效率。
-
公开(公告)号:CN113537202A
公开(公告)日:2021-10-22
申请号:CN202010293221.8
申请日:2020-04-15
Applicant: 珠海一微半导体股份有限公司
Abstract: 本发明公开硬件加速的sift特征点的坐标定位方法、系统及芯片,该坐标定位方法在设定一个能够容纳待处理像素点各种偏移情况的拓展空间的基础上,调用各种功能的计数寄存器移位计算出当前缓存的待处理像素点在拓展空间内的标定坐标,并利用预先设定的映射关系挑选出匹配的坐标偏移值完成当前缓存的待处理像素点在拓展空间内的坐标定位,从而在极值点精确化过程中将每一图像层上的待处理像素点及其26个邻域比较位置放置到同一整体空间内进行精确化处理,实现单个像素点在多点像素的拓展空间内的坐标偏移情况归一化处理,从而提高了像素点的处理效率,节省了相应处理硬件电路的面积。
-
公开(公告)号:CN113064550B
公开(公告)日:2024-09-20
申请号:CN202110294448.9
申请日:2021-03-19
Applicant: 珠海一微半导体股份有限公司
IPC: G06F3/06
Abstract: 本发明公开了一种缩短外部存储器访问时间的控制装置及控制方法,所述方法通过对非连续地址的数据进行缓存的方法,降低对存储空间的要求以及缓存频次,有利于控制成本和功耗。同时,因为缓存了非连续地址处的数据,可以缩短对外部存储器的访问时间,消除命令字、读取地址等数据的发送带来的带宽下降问题,读写主机读取外部存储器的等价有效带宽可提升至100%,读取速度稳定,系统性能得到提升,对程序运行延迟要求严格的场景有明显优势。
-
公开(公告)号:CN117956048B
公开(公告)日:2024-06-14
申请号:CN202410346821.4
申请日:2024-03-26
Applicant: 珠海一微半导体股份有限公司
Abstract: 本申请公开一种MIPI模式控制器与数据传输控制系统;MIPI模式控制器,用于在显示串行接口被配置为处于第一打包模式时,按照DSI协议规定的数据包的数据类型对待发送数据进行打包;还用于在显示串行接口被配置为处于第二打包模式时,按照CSI‑2协议规定的数据包的数据类型对待发送数据进行打包;还用于在相机串行接口被配置为处于第一解包模式时,按照CSI‑2协议规定的数据包的数据类型对所接收的数据包进行解包;还用于在相机串行接口被配置为处于第二解包模式时,按照DSI协议规定的数据包的数据类型对所接收的数据包进行解包。解决相机串行接口和显示串行接口不能通信的问题。
-
公开(公告)号:CN113255277B
公开(公告)日:2024-06-14
申请号:CN202110555604.2
申请日:2021-05-21
Applicant: 珠海一微半导体股份有限公司
IPC: G06F30/38
Abstract: 本发明公开了一种OTP控制器、集成电路及其控制方法,OTP控制器包括:译码电路、OTP读写控制电路和数据输出电路;集成电路包括串行时钟端口、串行数据端口、OTP控制器、OTP存储器、模拟电路模块和串行读出控制电路,所述集成电路简化了烧写和读取逻辑,节省集成电路的引脚资源,通过OTP控制器对数据的输出传输方式进行传输方式转换,实现OTP控制器与模拟电路模块之间的数据传输,模拟电路设计过程中无需额外设计逻辑电路以实现数据传输方式的转换,降低模拟电路的设计难度和生产成本。
-
公开(公告)号:CN116226032A
公开(公告)日:2023-06-06
申请号:CN202310159789.4
申请日:2023-02-24
Applicant: 珠海一微半导体股份有限公司
IPC: G06F15/78
Abstract: 本申请公开用于DDR存储器的读控制系统,读控制系统包括MCU、片外cache、以及DDR接口控制器;读控制系统被配置为读取DDR存储器;DDR存储器用于存储像素数据;DDR接口控制器与MCU读控制系统外部的DDR存储器连接,DDR接口控制器用于按照第一预设操作模式从DDR存储器读取像素数据;片外cache内设多条缓存行;片外cache通过DDR接口控制器读取像素数据,并将读取的像素数据暂存到对应一条缓存行内,当读取到的多行像素数据填满所有缓存行时,确定获取到一个检测窗口所覆盖的像素数据;每条缓存行都与MCU连接,以使MCU同时读取到各条缓存行内的像素数据,或先后读取到相应一条缓存行内的像素数据;其中,MCU是按照第二预设操作模式读取每条缓存行内的像素数据。
-
公开(公告)号:CN113342719B
公开(公告)日:2022-12-13
申请号:CN202110735430.8
申请日:2021-06-30
Applicant: 珠海一微半导体股份有限公司
IPC: G06F13/18
Abstract: 本发明公开一种运算加速单元及其运算方法,所述运算加速单元包括:操作数缓存模块,用于存储待执行计算的操作数;计算模块,包括M级数据传输控制单元和M级计算单元,用于接收控制模块传输的数据包并执行相应计算操作,将结束计算的数据包输出至控制模块;结果缓存模块,用于缓存完成全部计算操作的数据包;控制模块,用于从所述操作数缓存模块中读取操作数,生成数据包并传输至计算模块,接收计算模块的结束计算的数据包,并将完成全部计算操作的数据包传输至结果缓存模块。本加速单元单次支持的最大混合运算操作不受硬件计算资源数量的限制,降低芯片硬件成本,提高加速单元计算资源的利用率。
-
-
-
-
-
-
-
-
-