-
公开(公告)号:CN110442323B
公开(公告)日:2023-06-23
申请号:CN201910734434.7
申请日:2019-08-09
Applicant: 复旦大学
IPC: G06F7/57
Abstract: 本发明提供一种进行浮点数或定点数乘加运算的架构,其特征在于,包括:缓冲存储器,用于对输入的多个浮点数或定点数进行缓冲存储,浮点数包含浮点指数以及浮点尾数;计算单元阵列,含有多列至少包含一个乘法计算单元的乘法单元列,每一列乘法单元列连接到一个加法计算单元;浮点控制与运算器模块,至少包括指数运算器、尾数移位加法器、移位校正器;外部输入输出接口,用于将浮点数输入给缓冲存储器或将浮点乘加结果输出。本发明的架构可以扩展为任意精度,兼顾计算效率和计算精度;同时兼容多种存储器结构,具有极高的适应性。本架构可经过适当修改变体为在存储器内部进行任意精度定点数运算。
-
公开(公告)号:CN111462798A
公开(公告)日:2020-07-28
申请号:CN202010247625.3
申请日:2020-03-31
Applicant: 复旦大学
Abstract: 本发明提供一种存储器或存内计算的阵列单元结构,其特征在于,包括:第一晶体管;第二晶体管;以及电阻变化特性器件,为在包括电流、电压、磁场的外部作用下其等效阻值可以在高阻和低阻之间变化的特性器件。其中,第一晶体管和第二晶体管的源极连接地线、连接电源线或作为计算源线(CSL)连接外界输入。利用晶体管选用NMOS和PMOS的不同以及连接方式的不同,实现特定电压条件下在存储器低阻态或高阻态时开启或关闭,实现计算位线(CBL)电流的抽取或注入,从而有效解决了低阻态或高阻态的波动问题,同时克服了存内计算中非线性问题。
-
公开(公告)号:CN109144678A
公开(公告)日:2019-01-04
申请号:CN201710463133.6
申请日:2017-06-19
Applicant: 复旦大学 , 中兴通讯股份有限公司
CPC classification number: G06F9/44505 , G06F9/44594 , G06F9/4806 , G06F2209/482 , G06K9/6223
Abstract: 本发明提供了一种应用关联启动的处理方法、装置及存储介质,包括:将与第一应用关联启动的其他应用按照时间进行聚类,得到第一应用的聚类中心,其中,聚类中心中包括其他应用;根据聚类中心确定第一应用请求关联启动的第二应用的关联状态;根据第二应用的关联状态对第二应用进行关联启动处理。通过本发明,解决了应用的关联启动处理不完善,用户体验差的问题,达到完善应用的关联处理以及提高用户体验的效果。
-
公开(公告)号:CN108874108A
公开(公告)日:2018-11-23
申请号:CN201710345071.9
申请日:2017-05-16
Applicant: 复旦大学 , 中兴通讯股份有限公司
IPC: G06F1/32
CPC classification number: G06F1/324 , G06F1/3243
Abstract: 本发明提供了一种CPU的调频方法及装置,其中,该方法包括:获取CPU在第一周期内的负载耗电信息,以及CPU所在终端的电池的当前剩余电量;根据负载耗电信息和当前剩余电量调整CPU在第二周期的频率。通过本发明,解决了相关技术中在CPU调频时由于没有考虑电池的非理想放电特性而导致电池使用效率低的技术问题。
-
-
-