开关量信号采样电路及采样装置
    11.
    发明公开

    公开(公告)号:CN115656616A

    公开(公告)日:2023-01-31

    申请号:CN202211336367.1

    申请日:2022-10-28

    Abstract: 本发明公开了一种开关量信号采样电路及采样装置,该开关量信号采样电路包括信号调压电路和模数转换电路,该信号调压电路与模数转换电路电连接;该信号调压电路用于接收采集的开关量信号,并对该开关量信号进行调压,得到目标信号;该模数转换电路用于接受信号调压电路输出的目标信号,并对该目标信号进行模数转换处理,得到开关量信号对应的数字信号,并输出该数字信号。本发明采用信号调压电路对工业现场采集的待采样的高电压开关量信号进行调压,并通过模数转换电路对调压后的目标信号进行模数转换处理,提高了开关量信号的采样精度,提升了电路的可靠性。

    组态软件与FPGA的交互方法及交互系统

    公开(公告)号:CN112363975A

    公开(公告)日:2021-02-12

    申请号:CN202011167626.3

    申请日:2020-10-27

    Abstract: 本发明公开了组态软件与FPGA的交互方法及系统,组态软件包括若干图形化组件,交互方法包括:通过若干图形化组件生成目标组态图;根据目标组态图生成目标数据包;发送目标数据包至FPGA;FPGA接收并解析目标数据包,并根据解析后的目标数据包对工业控制系统的数据进行处理。本发明中,在对FPGA的功能进行设计及修改时,无需花费大量的时间去写代码,即便是无相关背景知识的工程人员,也可以通过图形化组件来对FPGA的功能进行设计及修改,特别使在现场应用FPGA时,可以对FPGA的功能进行快速修改,节省了大量的时间成本,此外,通过图形化组件修改FPGA的功能也可以大量减少修改过程中认为因素引起的错误,进一步增加了对FPGA的功能实现的智能性。

    FPGA组件
    14.
    发明公开

    公开(公告)号:CN110502199A

    公开(公告)日:2019-11-26

    申请号:CN201811146238.X

    申请日:2018-09-29

    Abstract: 本发明公开了一种FPGA组件,所述FPGA组件包括:固态硬盘、DDR和控制单元;所述固态硬盘用于存储界面数据包;所述控制单元用于从所述固态硬盘读取所述界面数据包并写入所述DDR;所述控制单元还用于从所述DDR读取所述界面数据包并组成所述人机界面的显示帧。本发明的FPGA组件可用于实现界面显示,无需任何CPU、操作系统和软件支持,避免了黑客和病毒的入侵,安全性大大提高,且还具有电路简洁、无闲置电路、功耗低等优点。

    数字化仪控系统的控制电路

    公开(公告)号:CN110501990B

    公开(公告)日:2024-03-12

    申请号:CN201811159142.7

    申请日:2018-09-30

    Abstract: 本发明公开了一种数字化仪控系统的控制电路,包括系统电源输入接口电路、控制器模块电源电路、电源低失效电路和I/O模块电源电路;系统电源输入接口电路用于控制器模块电源电路以及I/O模块电源电路供电;控制器模块电源电路用于产生控制器模块电源;电源低失效电路输出一开关控制信号至I/O模块电源电路的开关控制线;开关控制线用于控制I/O模块电源电路是否给外部的I/O模块供电;电源低失效电路用于在系统电源和/或控制器模块电源失效前使能开关控制信号;I/O模块电源电路用于在开关控制线使能时关闭对I/O模块供电。本发明能够增加核心模块的自我诊断能力并在系统故障条件下能够确保输入输出模块趋于确定的安全状态。

    组态软件与FPGA的交互方法及交互系统

    公开(公告)号:CN112363975B

    公开(公告)日:2024-02-06

    申请号:CN202011167626.3

    申请日:2020-10-27

    Abstract: 本发明公开了组态软件与FPGA的交互方法及系统,组态软件包括若干图形化组件,交互方法包括:通过若干图形化组件生成目标组态图;根据目标组态图生成目标数据包;发送目标数据包至FPGA;FPGA接收并解析目标数据包,并根据解析后的目标数据包对工业控制系统的数据进行处理。本发明中,在对FPGA的功能进行设计及修改时,无需花费大量的时间去写代码,即便是无相关背景知识的工程人员,也可以通过图形化组件来对FPGA的功能进行设计及修改,特别使在现场应用FPGA时,可以对FPGA的功能进行快速修改,节省了大量的时间成本,此外,通过图形化组件修改FPGA的功能也可以大量减少修改过程中认为因素引起的错误,进一步增加了对FPGA的功能实现的智能性。

    基于FPGA的界面显示系统
    17.
    发明授权

    公开(公告)号:CN110502198B

    公开(公告)日:2023-06-16

    申请号:CN201811146232.2

    申请日:2018-09-29

    Abstract: 本发明公开了一种基于FPGA的界面显示系统。所述界面显示系统包括:数据包生成模块、FPGA组件和显示模块;所述数据包生成模块用于生成至少一界面数据包,并将所述至少一界面数据包发送至所述FPGA组件;所述FPGA组件用于根据所述界面数据包生成人机界面;所述显示模块用于显示所述人机界面。本发明基于FPGA通过各种硬件电路联合运行实现界面显示,无需任何CPU、操作系统和软件支持,避免了黑客和病毒的入侵,安全性大大提高。

    用于仪控系统的加固键盘及仪控系统

    公开(公告)号:CN115686228A

    公开(公告)日:2023-02-03

    申请号:CN202211351673.2

    申请日:2022-10-31

    Abstract: 本发明公开了一种用于仪控系统的加固键盘及仪控系统,其中,加固键盘包括键盘箱、键控模组和传输模组,传输模组与仪控系统通信连接,键控模组和传输模组之间通信连接且均设置于键盘箱内;键控模组上设置有固定操作区和至少一个配置操作区,其中,固定操作区用于在接收到操作时生成固定指令,配置操作区用于在接收到操作时根据预设配置生成配置指令,固定指令和/或配置指令包括键入信息和/或控制信息,传输模组用于接收键控模组生成的固定指令和/或配置指令并发送至仪控系统,以对仪控系统进行控制,从而使得加固键盘在满足可靠性要求的前提下,提高了产品的整体性能以及用户的使用体验。

    基于FPGA的多终端安全显示系统

    公开(公告)号:CN112367375A

    公开(公告)日:2021-02-12

    申请号:CN202011167574.X

    申请日:2020-10-27

    Abstract: 本发明公开了一种基于FPGA的多终端安全显示系统,所述多终端安全显示系统包括一主机显控端和至少两个远端显控端;主机显控端和远端显控端均包括基于FPGA的控制单元;主机显控端与每个所述远端显控端分别通过万兆以太网点对点通信连接;主机显控端的控制单元用于将界面信息数据生成信息数据包发送至所述远端显控端;每个所述远端显控端的控制单元用于接收所述信息数据包并显示对应的界面。本发明中通过主机显控端和每个远端显控端分别通过万兆以太网点对点相互传输数据,构建监视控制网络,实现了对不同场所不同设备的实时数据监视和控制。

Patent Agency Ranking