-
公开(公告)号:CN105761659B
公开(公告)日:2019-11-26
申请号:CN201610320845.8
申请日:2016-05-13
Applicant: 友达光电股份有限公司
IPC: G09G3/20
Abstract: 本发明公开了一种显示装置,包含多条数据线、多条扫描线以及一像素阵列。像素阵列电性耦接该些数据线与该些扫描线。电性耦接同一条扫描线的子像素颜色相同。像素阵列包含多个第一色子像素行、多个第二色子像素行以及多个第三色子像素行。相应于同一数据线的第三色子像素中包含一第一子像素与一第二子像素。第一子像素与第二子像素的极性为相异。配置于第一子像素与第二子像素之间的子像素的极性为相同。
-
公开(公告)号:CN107203074B
公开(公告)日:2019-11-22
申请号:CN201710618237.X
申请日:2015-02-06
Applicant: 友达光电股份有限公司
IPC: G02F1/1343
Abstract: 本发明公开了一种像素结构,其包括多个阵列排列的子像素。各子像素分別包括主动元件、与主动元件电性连接的像素电极以及遮光图案。各像素电极分別定义出错向区以及多个被错向区所分隔的显示域,该遮光图案对应于该错向区设置,其中该些子像素包括一第一子像素、一第二子像素与一第三子像素,其中该第一子像素中的该遮光图案的面积异于第二及第三子像素中的该遮光图案的面积。
-
公开(公告)号:CN106932978B
公开(公告)日:2019-08-09
申请号:CN201710341855.4
申请日:2015-03-04
Applicant: 友达光电股份有限公司
IPC: G02F1/1343
CPC classification number: G02F1/13624 , G02F1/133707 , G02F2001/134345
Abstract: 本发明公开了一种像素结构,其包括多个阵列排列的子像素,各子像素分别包括主动元件以及与主动元件电性连接的像素电极,各像素电极分别具有多个条状图案,且至少其中一个子像素中的至少部分条状图案的排列间隔大于其余子像素中的条状图案的排列间隔。
-
公开(公告)号:CN103323992B
公开(公告)日:2016-03-09
申请号:CN201310286593.8
申请日:2013-07-09
Applicant: 友达光电股份有限公司
IPC: G02F1/1343 , G02F1/1362
CPC classification number: G02F1/134309 , G02F1/133707 , G02F1/136213 , G02F1/13624 , G02F1/136286 , G02F2001/134345 , G02F2201/123
Abstract: 本发明提出一种具有全新像素结构的像素阵列基板以及具有该像素阵列基板的液晶显示面板,该像素阵列基板包含多条数据线、多条扫描线、以及多个像素,像素中每一个包含一第一像素电极、一第一连接线、一第二像素电极、以及一第二连接线,第一像素电极经由第一连接线电性连接至对应的数据线以及扫描线且具有一第一狭缝,第二像素电极经由第二连接线电性连接至对应的数据线以及扫描线,其中,第二连接线的至少一部分经由第一像素电极的第一狭缝暴露出来。本发明提出的像素阵列基板及液晶显示面板在解决广视角的侧视泛白(color washout)现象的前提之下,进一步改善显示器整体的液晶效率。
-
公开(公告)号:CN105304010A
公开(公告)日:2016-02-03
申请号:CN201510870019.6
申请日:2015-12-02
Applicant: 友达光电股份有限公司
CPC classification number: G09G3/3607 , G09G3/3614 , G09G3/364 , G09G3/3648 , G09G3/3655 , G09G3/3685 , G09G2310/027 , G09G2320/0209 , G09G2320/0242 , G09G2320/0276 , G09G2320/0673 , G09G2320/0686
Abstract: 本发明公开一种显示面板,其包含驱动器、N条数据线、M条扫描线及M×N个像素。驱动器用以接收分辨率为M×N的显示数据。N条数据线电连接于驱动器,用以接收多个像素电压。M×N个像素电连接于该些数据线及该些扫描线。当显示数据为纯色画面且灰度低于第一临界值时,该些像素电压不完全相同。
-
公开(公告)号:CN103257489B
公开(公告)日:2016-02-03
申请号:CN201310151569.3
申请日:2013-04-27
Applicant: 友达光电股份有限公司
IPC: G02F1/1343
Abstract: 一种主动元件基板及应用其的显示面板。主动元件基板包含基材、像素单元、扫描线与数据线。像素单元配置于基材上,且包含至少一主动元件、至少一连接图案、第一绝缘层与至少一像素电极。连接图案电性连接主动元件。第一绝缘层覆盖主动元件,且具有至少一贯穿孔,贯穿孔暴露出连接图案。像素电极包含主干电极、多个分支电极与连接电极。主干电极位于第一绝缘层上,且具有高度转折部、主干部与低陷部。高度转折部位于主干部与贯穿孔之间。低陷部毗邻高度转折部靠近贯穿孔的一侧,其中主干部至基材的垂直高度大于低陷部至基材的垂直高度。分支电极位于第一绝缘层上,且连接主干部以形成至少二个配向区域。连接电极经由贯穿孔与连接图案电性连接。
-
公开(公告)号:CN105182631A
公开(公告)日:2015-12-23
申请号:CN201510440058.2
申请日:2015-07-24
Applicant: 友达光电股份有限公司
IPC: G02F1/1343
CPC classification number: G02F1/133707 , G02F1/134309 , G02F1/13624 , G02F1/136286 , G02F1/1368 , G02F2001/134345
Abstract: 本发明公开一种像素结构及具有此像素结构的像素阵列,该像素结构包括控制元件、主像素电极、次像素电极。主像素电极与控制元件电连接,其中主像素电极具有多个主像素狭缝,且该些主像素狭缝的宽度为S。次像素电极与控制元件电连接且与主像素电极分离开来,且次像素电极包括第一电极图案以及第二电极图案。第一电极图案具有多个第一狭缝,且每一第一狭缝的宽度S1大于或等于主像素狭缝的宽度S。第二电极图案为不具有狭缝或是具有多个第二狭缝,其中每一第二狭缝的宽度S2小于主像素狭缝的宽度S。此外,包括上述像素结构的像素阵列也被提出。
-
公开(公告)号:CN105116603A
公开(公告)日:2015-12-02
申请号:CN201510610997.7
申请日:2015-09-23
Applicant: 友达光电股份有限公司
IPC: G02F1/1335 , G02F1/1343
CPC classification number: G02F1/136209 , G02F1/133707 , G02F1/134336 , G02F1/133512 , G02F1/134309
Abstract: 一种像素结构,其包括多个阵列排列的子像素。各子像素分别包括主动元件以及与主动元件电性连接的像素电极。各像素电极分别定义出错向区以及多个被错向区所分隔的显示域,其中仅部分子像素进一步包括对应于错向区设置的遮光图案。
-
公开(公告)号:CN104614903A
公开(公告)日:2015-05-13
申请号:CN201510096075.9
申请日:2015-03-04
Applicant: 友达光电股份有限公司
IPC: G02F1/1343 , G02F1/13
CPC classification number: G02F1/13624 , G02F1/133707 , G02F2001/134345 , G02F1/134309 , G02F2001/134318 , G02F2201/123
Abstract: 一种像素结构,其包括多个阵列排列的子像素,各子像素分别包括主动元件以及与主动元件电性连接的像素电极,各像素电极分别具有多个条状图案,且至少其中一个子像素中的至少部分条状图案的排列间隔大于其余子像素中的条状图案的排列间隔。
-
公开(公告)号:CN104460159A
公开(公告)日:2015-03-25
申请号:CN201410814501.3
申请日:2012-01-20
Applicant: 友达光电股份有限公司
IPC: G02F1/1362 , G09G3/36 , G02F1/1343
CPC classification number: G02F1/1362 , G02F1/13306 , G02F1/133707
Abstract: 本发明公开一种像素阵列,包括第一颜色像素单元、第二颜色像素单元以及第三颜色像素单元,所述第一颜色像素单元、第二颜色像素单元以及第三颜色像素单元各自包括扫描线以及数据线、与扫描线以及数据线电性连接的至少一有源元件以及与有源元件电性连接的第一像素电极。上述的第一像素电极中具有至少一第一狭缝图案,且第一狭缝图案的延伸方向与扫描线的延伸方向形成第一锐角。在此,第一颜色像素单元的第一锐角、第二颜色像素单元的第一锐角、以及第三颜色像素单元的第一锐角之中的任二者不相同。本发明可以降低各种颜色像素单元的侧视图像的色偏问题。
-
-
-
-
-
-
-
-
-