-
公开(公告)号:CN107807483B
公开(公告)日:2020-07-31
申请号:CN201711141887.6
申请日:2017-11-17
Applicant: 友达光电股份有限公司
IPC: G02F1/1362 , G02F1/1343
Abstract: 本公开提供一种像素结构,包括基板、信号线、多个像素单元以及遮光图案层。信号线设置于基板上,且具有相对的第一侧与第二侧。相邻的两个像素单元分别设置于信号线的第一侧与第二侧。各个像素单元包括主动元件、共用电极、绝缘层以及像素电极。绝缘层位于共用电极上。像素电极位于绝缘层上,并与主动元件电性连接。像素电极包括边缘条状电极以及多个延伸电极。多个延伸电极分别从边缘条状电极朝向信号线延伸。遮光图案层位于相邻的两个像素单元之间,且遮光图案层与信号线彼此重叠。本发明提供的像素结构既可以改善像素结构混色的问题,又能够兼顾良好的穿透率。
-
公开(公告)号:CN109188791A
公开(公告)日:2019-01-11
申请号:CN201811130933.7
申请日:2018-09-27
Applicant: 友达光电股份有限公司
IPC: G02F1/1343
Abstract: 显示装置的第一基板与第二基板具有多个子像素,且子像素包含第一电极、第二电极以及第三电极。第一电极设置于第一基板上,且第一电极为块状电极。第二电极位于第一电极之上,其中第二电极包括第一主干及第一分支,第一分支的一端与第一主干的侧边连接,且第一主干的延伸方向与第一分支的延伸方向交错。第三电极设置于第二基板上,第三电极包括第二主干及第二分支,第二分支的一端与第二主干的侧边连接,且第二主干的延伸方向与第二分支的延伸方向交错,且在垂直投影于第一基板方向上,第二分支任一者位于两相邻的第一分支之间。
-
公开(公告)号:CN105116624B
公开(公告)日:2018-06-22
申请号:CN201510589593.4
申请日:2015-09-16
Applicant: 友达光电股份有限公司
IPC: G02F1/1337 , G02F1/1343
CPC classification number: G02F1/134309 , G02F1/133345 , G02F1/133707 , G02F1/133753 , G02F2001/13775
Abstract: 本发明公开一种液晶显示面板其液晶配向方法,液晶显示面板包括第一基板、主动开关元件、图案化绝缘层、画素电极、辅助电极、第二基板、共通电极以及液晶分子。图案化绝缘层设置于第一基板上并包括多条内绝缘分支以及与狭缝,且各狭缝位于两相邻的内绝缘分支之间。画素电极设置在图案化绝缘层上并与主动开关元件电性连接,且画素电极的周缘与内绝缘分支重叠。辅助电极设置于第一基板上并至少部分围绕画素电极,辅助电极与画素电极不互相连接,内绝缘分支与辅助电极在垂直投影方向上部分重叠。共通电极设置于第二基板上。液晶分子设置于第一基板与第二基板之间。
-
公开(公告)号:CN105974684A
公开(公告)日:2016-09-28
申请号:CN201610557133.8
申请日:2016-07-15
Applicant: 友达光电股份有限公司
IPC: G02F1/1343 , G02F1/1362
CPC classification number: G02F1/134309 , G02F1/1362 , G02F2001/134318 , G02F2001/134372
Abstract: 本发明公开了一种显示面板,包含主动元件阵列基板、对向基板、遮光层、图案化绝缘层、多个像素电极以及显示介质层。对向基板与主动元件阵列基板相对设置。遮光层配置于对向基板,且具有多个开口区。图案化绝缘层配置于主动元件阵列基板,且包含多个凸起部以及多个交叉凸条。其中,多个凸起部分别沿对应的开口区的周缘设置于遮光层下。多个交叉凸条分别位于对应的开口区中。多个像素电极分别对应开口区设置于图案化绝缘层与主动元件阵列基板上,且各像素电极重叠于凸起部。显示介质层设置于主动元件阵列基板与对向基板之间。
-
公开(公告)号:CN103365002B
公开(公告)日:2015-11-04
申请号:CN201310055526.5
申请日:2013-02-21
Applicant: 友达光电股份有限公司
IPC: G02F1/1343 , G02F1/133
CPC classification number: G02F1/133 , G02F1/1323 , G02F1/134336 , G09G3/3622 , G09G2320/028 , G09G2358/00
Abstract: 本发明提供一种可调整视角的显示装置,包含由第一基板、第二基板与显示介质层所构成的显示面板、第一电极、第二电极以及第三电极。显示面板中定义有多个次像素。第一电极和第二电极设置于次像素的第一基板上,第一电极与第二电极分隔设置。第三电极设置于第二基板上。当显示装置处于一窄视角模式时,第二电极与第三电极之间的电位差不为零,而且次像素在零灰阶下的第一电极与第二电极之间的电位差不为零。在此亦揭示一种可调整视角的显示装置的驱动方法。
-
公开(公告)号:CN104820323A
公开(公告)日:2015-08-05
申请号:CN201510267147.1
申请日:2015-05-22
Applicant: 友达光电股份有限公司
IPC: G02F1/1343 , G02F1/1337 , G02F1/1362
CPC classification number: G02F1/134309 , G02F1/133707 , H01L27/124 , G02F1/134327 , G02F1/136286
Abstract: 一种像素结构,其包括基板、对向基板、扫描线以及数据线、主动元件、像素电极以及保护层。像素电极具有至少一块状电极以及多个第一分支电极。保护层具有至少一块状突起图案、多个分支突起图案以及多个凹槽。第一分支电极位于块状突起图案上。块状电极的边缘更延伸至块状突起图案上。块状电极的一正投影边缘与最邻近的第一根第一分支电极的一正投影边缘之间具有一正投影间隙W1,且0μm
-
公开(公告)号:CN103676351A
公开(公告)日:2014-03-26
申请号:CN201310485290.9
申请日:2013-10-16
Applicant: 友达光电股份有限公司
IPC: G02F1/1343
CPC classification number: G02F1/133707 , G02F1/134336 , G02F1/1393
Abstract: 本发明提供一种像素结构,其包含图案化绝缘层及图案化电极层。图案化绝缘层包含第一区以及第二区,图案化电极层包含第三区及第四区。第一区上具有多个条状结构,第三区为块状电极,第四区由多个第一条状电极所组成。第三区相对地配置于第一区上,以使第三区根据该些条状结构而凸起,以形成多个第二条状电极,而第四区相对于第二区而配置,以使该些第一条状电极形成于第二区上。
-
公开(公告)号:CN102542975A
公开(公告)日:2012-07-04
申请号:CN201210027285.9
申请日:2012-02-02
Applicant: 友达光电股份有限公司
CPC classification number: G09G3/3611 , G09G2320/0285 , G09G2320/068 , G09G2358/00
Abstract: 一种影像防窥方法,先确认显示系统中的防窥影像显示区域与正常影像显示区域的所在位置,之后在处理一帧影像时,把将在防窥影像显示区域中显示的第一影像数据以窄视角模式处理而得窄视角驱动数据,并把将在正常影像显示区域中显示的第二影像数据以宽视角模式处理而得宽视角驱动数据。最后,在防窥影像显示区域中以所得的窄视角驱动数据进行显示操作,并在正常影像显示区域中以所得的宽视角驱动数据进行显示操作。
-
公开(公告)号:CN102253532A
公开(公告)日:2011-11-23
申请号:CN201110217360.3
申请日:2011-07-22
Applicant: 友达光电股份有限公司
IPC: G02F1/1337 , G02F1/133 , G02F1/1362
CPC classification number: G02F1/133528 , G02F1/1323 , G02F1/133753 , G02F2001/133757 , G02F2001/134345
Abstract: 一种显示装置,包括一显示面板,其配置于一第一偏光片以及一第二偏光片之间。第一偏光片的一第一光穿透轴方向与第二偏光片的一第二光穿透轴方向相互垂直,其中第一光穿透轴方向与一水平轴向相交约45度。此外,显示面板具有至少一第一区域以及至少一第二区域。当显示面板处于一窄视角显示模式时,第一区域与第二区域在侧视方向上呈现不同的亮度,而在正视方向及正视方向附近上呈现相同的亮度。显示面板处于一广视角显示模式时,第一区域以及第二区域在各视角方向上的亮度都大致相同。
-
公开(公告)号:CN119472107A
公开(公告)日:2025-02-18
申请号:CN202411672666.1
申请日:2024-11-21
Applicant: 友达光电股份有限公司
IPC: G02F1/1335 , G02F1/13363
Abstract: 本发明公开了一种用于显示装置的吸光结构,包括光控制层以及重叠于光控制层的第一光学补偿膜。光控制层的吸收轴与光控制层的法线方向之间的夹角小于或等于10度。第一光学补偿膜的面内相位延迟R0的绝对值大于130nm且小于550nm。
-
-
-
-
-
-
-
-
-