用于实现后量子密码Saber算法的处理器

    公开(公告)号:CN114154640B

    公开(公告)日:2024-08-23

    申请号:CN202111410431.1

    申请日:2021-11-25

    Abstract: 本发明实施例涉及信息安全技术领域,并公开了一种用于实现后量子密码Saber算法的处理器,该处理器由硬件实现,并且包括:存储模块,用于存储数据和指令,其中处理器使用自定义的精简指令集,且存储模块中存储的指令为指令集中的指令;功能模块,用于执行后量子密码Saber算法涉及的操作,且功能模块包括以下子模块:第三代安全散列算法SHA3子模块、二进制采样子模块、多项式乘法器、加解密子模块、验证子模块和数据位宽转换子模块;以及控制模块,用于根据存储模块中存储的指令,控制功能模块中的各子模块执行对应的操作,以实现后量子密码Saber算法中的密钥生成、密钥封装和密钥解封中的至少一个。本发明实施例,能够在实现高效性的同时,节约资源开销。

    一种基于一维卷积神经网络的时间序列处理加速器

    公开(公告)号:CN113762480B

    公开(公告)日:2024-03-19

    申请号:CN202111065987.1

    申请日:2021-09-10

    Abstract: 本发明公开了一种基于一维卷积神经网络的时间序列处理加速器,属于人工智能与集成电路设计领域,包括:输入处理模块,包括N行寄存器组,第一行寄存器组中寄存器的个数为N,各行寄存器组中寄存器的个数逐行减一;在全局控制模块的协同控制下,各推理数据依次经寄存器reg1N输入,在第一行寄存器组中横向流动后通过寄存器reg11输出,第一行寄存器组中的数据在各行寄存器组中纵向流动后通过寄存器regnn输出,n=2,3,…,N;卷积运算阵列对输入处理模块输出的数据进行卷积运算及激活,池化处理模块对激活结果进行池化后输出,全连接处理模块对激活结果进行全连接加法运算后输出。实现推理数据复用,降低推理数据的搬移量,提高网络运算效率及可配置性。

    一种带预制延迟裂纹的力学性能试样及其制备方法

    公开(公告)号:CN115655856A

    公开(公告)日:2023-01-31

    申请号:CN202211325183.5

    申请日:2022-10-27

    Abstract: 本发明属于金属焊接性能试样制备相关技术领域,其公开了一种带预制延迟裂纹的力学性能试样及其制备方法,包括以下步骤:(1)先焊接两侧的拘束焊缝,待试件冷却至室温后,在不进行预热的情况下直接焊接第一道试验焊缝,完成第一道焊接后将试件冷却至室温后放置,再进行第二道试验焊缝的焊接,以此反复直至完成多层多道焊缝的焊接;(2)待焊接件完全冷却后切除两端的拘束焊缝,并切除焊接件底部未焊透部分直至底部裂纹露出,使得焊缝根部裂纹经切割后转换为表面裂纹,同时制成取样试板,确定裂纹位置及形态;(3)根据裂纹位置对取样试板进行切割以得到粗试样,再将延迟裂纹部分保留的情况下将粗试样切割成力学性能试样。本发明提供了准确性。

    多项式乘法器中的数据处理方法、多项式乘法器及处理器

    公开(公告)号:CN114371829A

    公开(公告)日:2022-04-19

    申请号:CN202210009389.0

    申请日:2022-01-05

    Abstract: 本发明实施例公开了一种多项式乘法器中的数据处理方法、多项式乘法器及处理器。其中该多项式乘法器用于执行后量子密码Saber算法中的多项式乘法操作。该数据处理方法包括:提供用于存储从存储器中读取的多项式系数的寄存器,其中所述存储器的位宽为64位,所述多项式系数的位宽为13位,所述寄存器为676位;在每一周期,依次从所述存储器中读取64位的数据至所述寄存器中存储,所述寄存器按照先入先出的方式存储数据;根据当前的周期数,从所述寄存器中与该周期数对应的位置选择对应的多项式系数;以及根据选择的多项式系数,进行多项式乘法计算,以实现多项式系数的同步读取和计算。本实施例能够降低资源开销以及提高多项式乘法器的效率。

    多项式乘法器及具有该乘法器的处理器

    公开(公告)号:CN114371828A

    公开(公告)日:2022-04-19

    申请号:CN202210008507.6

    申请日:2022-01-05

    Abstract: 本发明实施例公开了一种多项式乘法器及具有该乘法器的处理器。该多项式乘法器基于Karatsuba算法而设计并用于执行后量子密码中的多项式乘法操作。其包括:第一存储模块,用于存储系数b0至b255以及a0至a255;第一计算模块,用于计算‑B1、B0+B1、B0‑B1和A0+A1,B0包括b0至b127,B1包括b128至b255,A0包括a0至a127,A1包括a128至a255;含384个并行的乘法单元的多项式乘法模块,其中乘法单元每3个为一组,每组中的三个乘法单元分别用于计算:P1=‑B1*(A0+A1)、P2=(B0+B1)*A0和P3=(B0‑B1)*A1;第二计算模块,用于根据计算C0=P2+P1,C1=P3‑P1;以及第二存储模块,用于存储C0和C1,其中C0和C1为对第一和第二多项式系数执行多项式乘法操作所产生的结果数据。本实施例能够高效地实现后量子密码Saber算法中的多项式乘法运算。

    一种RFID标签数字基带系统
    17.
    发明授权

    公开(公告)号:CN111954195B

    公开(公告)日:2022-03-11

    申请号:CN202010812466.7

    申请日:2020-08-13

    Abstract: 本发明提供一种RFID标签数字基带系统,包括:时钟分频模块用于对系统的时钟按照各个模块的时序需求进行时钟分频,并对需要无缝切换的模块的时钟进行无缝切换;功耗管理模块用于根据各个模块的使能信号控制各个模块时钟的开启与关断;解码模块用于对来自模拟前端的输入数据进行TPP解码;编码模块用于对数据发送模块提供的数据进行双相间空号编码或者延迟调制编码;数据缓存模块用于缓存解码得到的数据和存储器读取的数据;指令解析模块用于与所述解码模块配合实现指令解析,以实现对指令的解码;数据发送模块用于拼接响应数据包,将拼接的响应数据包串行发送给编码模块。本发明引入功耗管理模块来控制各模块的时钟,可以大大降低峰值功耗。

    基于物理不可克隆函数数字安全引擎的射频指纹增强电路

    公开(公告)号:CN119521227A

    公开(公告)日:2025-02-25

    申请号:CN202411559973.9

    申请日:2024-11-04

    Inventor: 胡昂 王力 刘冬生

    Abstract: 本发明公开了一种基于物理不可克隆函数数字安全引擎的射频指纹增强电路,包括:数字安全引擎模块、全数字锁相环模块、两点调制模块;所述数字安全引擎模块用于增强不同全数字锁相环模块内的振荡器之间载波频率偏移的差别并扩大可识别的载波频率的范围;所述两点调制模块用于补偿被全数字锁相环模块过滤的高频信息,使所述振荡器的输出端恢复完整的调制信息;所述全数字锁相环模块用于产生发射端信号发射所需的载波频率。本发明实施例通过各模块相互配合,利用数字安全引擎模块增强不同振荡器之间载波频率偏移的差别并扩大可识别的载波频率偏移的范围,进而降低了接收端识别的开销,提高了识别的准确率。

    用于图像传感器的具有摆率控制功能的LVDS驱动电路

    公开(公告)号:CN119364207A

    公开(公告)日:2025-01-24

    申请号:CN202411489303.4

    申请日:2024-10-24

    Abstract: 本发明公开了一种用于图像传感器的具有摆率控制功能的LVDS驱动电路,包括:三级电流驱动单元和延时单元;所述三级电流驱动单元用于分阶段接收输入电压,并将所述输入电压转变为输出电流,分阶段输出所述输出电流;所述延时单元与三级电流驱动单元输入端相连接,通过使所述三级电流驱动单元输入端设置不同阻值的电阻,使所述三级电流驱动单元接收不同延时的输入电压,分阶段接收输入电压。本发明实施例通过控制输入电压分阶段输入,再控制所述输出电流分阶段输出,从而避免了在某一时刻下产生过大的电流,从而实现对信号转换时的摆率控制,最终保证输入端的信号充分建立、输出端信号噪声降低。

    实现后量子密码算法Kyber和Saber的融合密码安全处理器

    公开(公告)号:CN115412241B

    公开(公告)日:2024-02-06

    申请号:CN202211082051.4

    申请日:2022-09-06

    Abstract: 本发明公开了一种实现后量子密码算法Kyber和Saber的融合密码安全处理器。该融合密码安全处理器包括主控逻辑模块、多模系数生成器、哈希模块、可重构的运算模块、密钥封装模块、接口模块和存储模块。本发明所公布的后量子密码算法Kyber和Saber融合密码安全处理器,可以从系数生成,哈希散列函数,核心模乘等方面对Kyber算法和Saber算法进行融合优化。设计了支持上诉功能的多模系数生成器,哈希模块和(56)对比文件王洋;沈诗羽;赵运磊;王明强.基于模格的密钥封装方案的比较分析与优化.计算机研究与发展.2020,(10),全文.

Patent Agency Ranking