广播接收装置及其控制方法

    公开(公告)号:CN100488235C

    公开(公告)日:2009-05-13

    申请号:CN200510127083.1

    申请日:2005-11-30

    Inventor: 金泰焕

    CPC classification number: H04N5/50 H04N5/45 H04N5/46 H04N21/4263 H04N21/4384

    Abstract: 本发明提供了一种广播接收装置及其控制方法,其中,多个调谐器同时分别执行频道迅速搜索操作和频道精细搜索操作,以便迅速和精确地搜索接收频道,由此执行频道预设。所述装置和控制方法利用第一调谐器和第二调谐器,包括:使用第一调谐器来调谐第一频道;确定通过第一调谐器调谐的第一频道的第一广播信号中的同步信号的存在;使用第二调谐器来重新调谐第一频道;以及确定在通过第二调谐器重新调谐的第一频道的第二广播信号中的正确调谐点的存在。

    具有阻燃壳的显示器
    13.
    发明公开

    公开(公告)号:CN1213814A

    公开(公告)日:1999-04-14

    申请号:CN98120060.5

    申请日:1998-09-29

    CPC classification number: H01J29/003 G06F1/1601 H01J2229/0023 H04N5/64

    Abstract: 这里公开一种显示器,它包括一个前壳体,一个安装在前壳体内并通过其显示图象的阴极射线管,还有一个布置在阴极射线管后侧的用来控制电功率和电路的电路,一个支撑电路板的安装在前壳体上的电路板架,一个控制可能在电路和阴极射线管后侧产生的失火燃烧、并且屏蔽在电路和阴极射线管后侧产生的电磁波的阻燃壳,还有一个与前壳体连在一起并罩住阻燃壳和阴极射线管的后壳体。

    散热结构
    14.
    发明公开
    散热结构 审中-公开

    公开(公告)号:CN118693018A

    公开(公告)日:2024-09-24

    申请号:CN202311743335.8

    申请日:2023-12-18

    Abstract: 提供了一种半导体封装,包括:封装衬底;半导体器件,安装在封装衬底上;以及散热结构,附接在半导体器件上,其中,散热结构包括在竖直方向上的不同水平处的多个均热板以及在多个均热板之间的多个热管。

    电子器件及其制造方法
    15.
    发明公开

    公开(公告)号:CN118610194A

    公开(公告)日:2024-09-06

    申请号:CN202410249645.2

    申请日:2024-03-05

    Abstract: 提供了电子器件及其制造方法。所述电子器件包括:基底基板;第一封装件,安装在所述基底基板上,所述第一封装件包括第一基板和安装在所述第一基板上的第一半导体芯片;第二封装件,安装在所述第一封装件上,所述第二封装件包括第二基板、安装在所述第二基板上的第二半导体芯片、围绕所述第二基板的上表面和所述第二半导体芯片的密封材料;以及共形导电涂层,形成在所述密封材料的至少上表面上。导电固定部牢靠地固定到在所述基底基板的上表面处暴露的接地焊盘。屏蔽罩通过所述导电固定部牢靠地固定到所述基底基板并且包括围绕所述第一封装件和所述第二封装件延伸的侧部。金属膏形成在所述屏蔽罩与所述共形导电涂层之间以接触所述屏蔽罩和所述共形导电涂层。

    存储设备及其恢复元数据的方法
    16.
    发明公开

    公开(公告)号:CN116107498A

    公开(公告)日:2023-05-12

    申请号:CN202211404123.2

    申请日:2022-11-10

    Inventor: 金泰焕

    Abstract: 一种存储设备的操作方法,该方法包括:从非易失性存储器器件加载日志数据,识别日志数据中包括的高速缓冲分配标志,以及响应于该高速缓冲分配标志将与日志数据相对应的元数据恢复到存储控制器。这里,当元数据被分配给存储控制器的元高速缓冲时,该高速缓冲分配标志是第一标志,并且当元数据被存储到存储控制器的元缓存器时,该高速缓冲分配标志是第二标志。

    执行地址映射表的纠错的存储器系统及其控制方法

    公开(公告)号:CN108073470B

    公开(公告)日:2023-04-07

    申请号:CN201710970039.X

    申请日:2017-10-18

    Inventor: 金贤植 金泰焕

    Abstract: 提供一种执行地址映射表的纠错的存储器系统及其控制方法。该存储器系统包括非易失性存储器装置、被配置为存储用于访问非易失性存储器装置的地址映射表的动态随机存取存储器(DRAM)、以及控制器,控制器被配置为:将以地址映射数据为单元划分的地址映射表存储在DRAM中,每个单元具有DRAM的接口的大小;从存储的地址映射表读取与从主机接收的逻辑地址对应的目标地址映射数据,所述目标地址映射数据包括目标奇偶校验位和非易失性存储器装置的物理地址;以及使用目标奇偶校验位对读取的目标地址映射数据执行纠错。

    数据压缩装置和方法以及包括数据压缩装置的存储系统

    公开(公告)号:CN103729307B

    公开(公告)日:2018-01-26

    申请号:CN201310480486.9

    申请日:2013-10-15

    CPC classification number: H03M7/3084

    Abstract: 所提供的是数据压缩装置和方法以及包括数据压缩装置的存储系统。所述数据压缩方法包括:接收输入数据以及针对所述输入数据生成哈希键,利用所生成的哈希键搜索哈希表,以及如果确定所述输入数据是哈希命中,则使用所述哈希表压缩输入数据;以及利用所述输入数据搜索高速缓冲存储器,以及如果确定所述输入数据是高速缓冲命中,则使用所述高速缓冲存储器压缩所述输入数据。

Patent Agency Ranking