一种具有远程更新通讯录功能的可视电话

    公开(公告)号:CN103237057A

    公开(公告)日:2013-08-07

    申请号:CN201310110499.7

    申请日:2013-03-31

    Abstract: 本发明涉及具有远程更新通讯录功能的可视电话,包括可视电话机组件、控制电路以及用于可视电话远程更新通讯录的指令集;所述的控制电路中包括中央处理单元、存储模块、以及网络模块;并且控制电路具有网络通讯以及电话通讯两组对外通讯线路;所述的可视电话通过控制电路调用远程更新通讯录的指令集当中的指令对本机通讯录进行变更和/或备份。本发明可以实现远程更新电话通讯录,无论是基于固话、手机,还是基于网络的通讯号码,均可通过新增或变更通讯录的人员,发送更新指令,远程更新到全部或指定人员的通讯录,保证通讯方式最新,即时通话无障碍的可视电话。

    具有坎配结构的电子产品
    112.
    发明公开

    公开(公告)号:CN103076852A

    公开(公告)日:2013-05-01

    申请号:CN201310032632.1

    申请日:2013-01-28

    Abstract: 本发明涉及一种具有坎配结构的电子产品,包括电子产品本体,所述的电子产品的顶部或侧面设置有用于坎配物品的坎配槽/块,所述的坎配槽/块通过坎配卡件连接坎配板;坎配板上方放置物品;所述的坎配板上设置有与坎配卡件相配合的卡口/卡块。本发明设计新颖、美观,将本不相关的两种事物,有机的联系成一体,且将外供电力可设计成隐藏式,既能满足需供电饰品需求,又简洁明了,设计具有独特性,新颖性;同时本发明使本就越来越小的面积进行有利使用,增加空间感,扩大使用面积,且使用场所更整洁。

    一种实现USB键盘开机的电脑

    公开(公告)号:CN107861902A

    公开(公告)日:2018-03-30

    申请号:CN201711036898.8

    申请日:2017-10-30

    CPC classification number: G06F13/4022 G06F1/26 G06F13/4282 G06F2213/0042

    Abstract: 一种实现USB键盘开机的电脑,通过增加带USB接口的微控制芯片和USB切换开关芯片,这两颗芯片和改进USB接口均由待机电源模块供电以保持在电脑关机时也有电,USB键盘插在改进USB接口上。在电脑关机时,带USB接口的微控制芯片控制USB切换开关把USB键盘连接到带USB接口的微控制芯片,由带USB接口的微控制芯片上电后初始化USB键盘并定义某个键作为开机键然后进行监测;当开机键被按下,带USB接口的微控制芯片输出开机信号打开主板工作电源模块进行开机,同时带USB接口的微控制芯片控制USB切换开关把USB键盘切换到CPU的USB控制器,把键盘控制权交还给主板CPU,由主板CPU在上电BOOT过程中重新初始化和使用USB键盘,完成USB键盘开机与移交工作。

    一种主存bank划分方法及装置

    公开(公告)号:CN106874106A

    公开(公告)日:2017-06-20

    申请号:CN201611206795.7

    申请日:2016-12-23

    Abstract: 一种主存bank划分方法及装置,包括:周期性地统计各个应用运行时的访存特征,根据各个应用的访存特征将应用分类,根据各类应用占所有应用的比例选择相应的主存bank划分策略,根据主存bank划分策略为每种类型的每个应用分配相应数量的bank。与现有技术相比,本发明提供的主存bank划分的技术方案,根据应用的访存密集度和行局部性动态调整bank划分策略,从而满足了各应用对bank数量的需求,增加了应用bank级别的并行性,提升了主存访问效率。

    末级高速缓存插入策略软件控制方法

    公开(公告)号:CN102662861B

    公开(公告)日:2014-12-10

    申请号:CN201210077431.9

    申请日:2012-03-22

    Inventor: 程旭 黄涛 管雪涛

    Abstract: 本发明涉及一种末级高速缓存插入策略软件控制方法,首先在处理器页表项中设计末级高速缓存插入策略控制位或控制接口;其次,当数据进入末级高速缓存时,通过判断TLB记录的页一级末级高速缓存插入策略控制位的值,决定该页数据进入末级高速缓存时的位置。利用本发明软件可以控制页一级末级高速缓存插入策略,为具有不同局部性特征的区域提供不同的末级高速缓存管理方法,达到降低末级高速缓存污染的目的;本发明应用于任何具有多级高速缓存结构,同时采用虚拟存储机制的计算机系统中,具有实现简单、硬件代价低等优点。

    一种实现处理器预执行的方法及相应的装置

    公开(公告)号:CN102184127B

    公开(公告)日:2013-11-06

    申请号:CN201110131830.4

    申请日:2011-05-20

    Abstract: 本发明提供了一种实现处理器预执行的方法及相应的装置,方法包括:处理器在正常执行指令期间,当检测到发生长延时缓存失效时备份寄存器;在预执行指令期间,对预执行的每一指令标记预执行结果的状态;对引发长延时缓存失效的Load指令进行值预测,并使用经该值预测的预测值预执行与该Load指令数据相关的后续指令;按程序顺序将预执行结果保存在指令复用队列IRQ,并根据标记的状态设置相应的标志。本发明结合值预测和指令复用两种技术,充分发挥了各自的优势,在提高处理器性能的同时降低其预执行的能耗开销,因此提高处理器的能效性。

    一种高速缓存分区域性能监视方法及监视器

    公开(公告)号:CN103077131A

    公开(公告)日:2013-05-01

    申请号:CN201210594001.4

    申请日:2012-12-31

    Abstract: 一种高速缓存分区域性能监视方法及监视器,应用于采用多级高速缓存结构的处理器,其方法包括:将虚拟地址空间分为多个虚拟地址数据区域,在处理器一级高速缓存层建立区域信息表,区域信息表中存放各虚拟地址数据区域的区域编号和虚拟地址范围;处理器的一级高速缓存失效后,处理器依据失效的虚拟地址查询区域信息表,确定虚拟地址所属的虚拟地址数据区域,并将虚拟地址数据区域的区域编号传递给下一级高速缓存。本发明克服了现有技术中末级高速缓存技术缺少性能监视等技术缺陷,实现了对应用程序内虚拟地址空间数据区域的末级高速缓存访问性能监视机制。

Patent Agency Ranking