-
公开(公告)号:CN101669282B
公开(公告)日:2012-07-25
申请号:CN200880012777.2
申请日:2008-07-30
Applicant: 松下电器产业株式会社
IPC: H01L27/04 , H01L21/82 , H01L21/822 , H03F3/45 , H03M1/14
CPC classification number: H03F3/45183 , H01L27/0629 , H01L27/0811 , H01L27/088 , H03F2203/45352 , H03F2203/45371 , H03F2203/45486 , H03M1/0682 , H03M1/0695 , H03M1/442
Abstract: 本发明提供一种运算放大器及管线型AD转换器。差动电压布线(W101a)将差动晶体管(T101a、T101a、…)之中使用的晶体管的栅极电极电连接在接受输入电压(Vinn)的输入节点上,差动电压布线(W101b)将差动晶体管(T101b、T101b、…)之中使用的晶体管的栅极电极电连接在接受输入电压(Vinp)的输入节点上。偏置电压布线(W102)将电流源晶体管(T102、T102、…)之中使用的晶体管的栅极电极电连接在接受偏置电压(WBN)的偏置节点上,偏置电压布线(W103)将负载晶体管(T103a、T103a、…、T103b、T103b…)之中使用的晶体管的栅极电极电连接在接受偏置电压(VBP)的偏置节点上。
-
公开(公告)号:CN101663746B
公开(公告)日:2011-09-14
申请号:CN200880012105.1
申请日:2008-05-16
Applicant: 松下电器产业株式会社
IPC: H01L21/822 , H01L27/04 , H03H11/04 , H03L7/093
CPC classification number: H01L27/0805 , H01L23/5223 , H01L2224/05553 , H01L2224/06 , H01L2924/0002 , H03H11/04 , H03H2001/0014 , H03L7/0891 , H03L7/093 , H01L2924/00
Abstract: 本发明的半导体集成电路上搭载多个具有梳状电容(10)的模拟宏,梳状电容(10)具有梳状电极(11)及电极(12),电极(11)的梳齿部(13)与电极(12)的梳齿部(14)相咬合而形成,结果使得电极(11)的梳齿部(13)与电极(12)的梳齿部(14)交替地平行排列,其梳齿部间隔S按照表示实际电容值与理想电容值之间的误差的绝对精度或它跟与之接近的梳状电容间的电容值之差的相对精度而不同。可提供具有确保高的电容精度的梳状电容的高精度模拟宏,及搭载有高集成模拟宏的半导体集成电路。
-
公开(公告)号:CN101040442A
公开(公告)日:2007-09-19
申请号:CN200680001007.9
申请日:2006-03-24
Applicant: 松下电器产业株式会社
IPC: H03M1/14
CPC classification number: H03M1/168
Abstract: 本发明涉及一种高速、低能耗的模/数转换器及模/数转换方法。在包括对输入信号进行运算放大并输出的运算放大器(101)的模/数转换器中,上述运算放大器里除反相放大器(1a)、辅助模/数转换器(2a)、辅助数/模转换器(3a)、电容器(C11、C12)以外,还设置有初期值设定电路(4a)。该初期值设定电路在反相放大器的运算放大动作开始时,为了使上述反相放大器输出电压的初期值成为与其运算放大目标值接近的规定电压值,将与接近于该目标值的规定电压值相等的规定偏电压施加在和上述反相放大器的输出侧连接的下一级电容器(C13)上。这种向运算放大目标值高速收敛的运算放大器被用于流水线型模/数转换器的各级电路中。
-
公开(公告)号:CN101040442B
公开(公告)日:2012-04-25
申请号:CN200680001007.9
申请日:2006-03-24
Applicant: 松下电器产业株式会社
IPC: H03M1/14
CPC classification number: H03M1/168
Abstract: 本发明涉及一种高速、低能耗的模/数转换器及模/数转换方法。在包括对输入信号进行运算放大并输出的运算放大器(101)的模/数转换器中,上述运算放大器里除反相放大器(1a)、辅助模/数转换器(2a)、辅助数/模转换器(3a)、电容器(C11、C12)以外,还设置有初期值设定电路(4a)。该初期值设定电路在反相放大器的运算放大动作开始时,为了使上述反相放大器输出电压的初期值成为与其运算放大目标值接近的规定电压值,将与接近于该目标值的规定电压值相等的规定偏电压施加在和上述反相放大器的输出侧连接的下一级电容器(C13)上。这种向运算放大目标值高速收敛的运算放大器被用于流水线型模/数转换器的各级电路中。
-
公开(公告)号:CN101632229A
公开(公告)日:2010-01-20
申请号:CN200880005454.0
申请日:2008-02-28
Applicant: 松下电器产业株式会社
IPC: H03M1/14
CPC classification number: H03M1/1215 , H03M1/168
Abstract: 一种A/D转换器,通过第一、第二流水线型的单位A/D转换器(121、122),时分地对模拟输入信号进行并行处理,而转换成数字输出信号,其中,具有根据系统要求来设定进行并行处理的多个单位A/D转换器的功能,在以比最大转换频率低的转换频率动作的情况下,通过控制信号(15)使单位A/D转换器(122)停止,从而削减单位A/D转换器间的通道间误差,改善A/D转换器的精度。
-
公开(公告)号:CN1445931A
公开(公告)日:2003-10-01
申请号:CN02159360.4
申请日:2002-12-26
Applicant: 松下电器产业株式会社
IPC: H03M1/36
Abstract: 本发明的A/D转换器(1a)根据指示分解度的来自外部的控制信号(4)来变更流向放大器的电流,据此使分解度可变。当系统要求的A/D转换器的性能变化时,能降低作为系统整体的电力消耗。
-
公开(公告)号:CN101663746A
公开(公告)日:2010-03-03
申请号:CN200880012105.1
申请日:2008-05-16
Applicant: 松下电器产业株式会社
IPC: H01L21/822 , H01L27/04 , H03H11/04 , H03L7/093
CPC classification number: H01L27/0805 , H01L23/5223 , H01L2224/05553 , H01L2224/06 , H01L2924/0002 , H03H11/04 , H03H2001/0014 , H03L7/0891 , H03L7/093 , H01L2924/00
Abstract: 本发明的半导体集成电路上搭载多个具有梳状电容(10)的模拟宏,梳状电容(10)具有梳状电极(11)及电极(12),电极(11)的梳齿部(13)与电极(12)的梳齿部(14)相咬合而形成,结果使得电极(11)的梳齿部(13)与电极(12)的梳齿部(14)交替地平行排列,其梳齿部间隔S按照表示实际电容值与理想电容值之间的误差的绝对精度或它跟与之接近的梳状电容间的电容值之差的相对精度而不同。可提供具有确保高的电容精度的梳状电容的高精度模拟宏,及搭载有高集成模拟宏的半导体集成电路。
-
公开(公告)号:CN100471070C
公开(公告)日:2009-03-18
申请号:CN02159360.4
申请日:2002-12-26
Applicant: 松下电器产业株式会社
IPC: H03M1/36
Abstract: 本发明的A/D转换器(1a)根据指示分解度的来自外部的控制信号(4)来变更流向放大器的电流,据此使分解度可变。当系统要求的A/D转换器的性能变化时,能降低作为系统整体的电力消耗。
-
公开(公告)号:CN1395311A
公开(公告)日:2003-02-05
申请号:CN02140262.0
申请日:2002-07-02
Applicant: 松下电器产业株式会社
IPC: H01L27/04 , H01L21/822
CPC classification number: H01L27/0805 , H01L23/5225 , H01L2924/0002 , H01L2924/00
Abstract: 一种半导体集成电路与D/A转换器及A/D转换器,为提高集成电路的电容精确度。在半导体集成电路上配置复数个电容单元,这些电容单元联有上方电极及下方电极,在这些电极上联接了各自的配线时,在不导致半导体集成电路的面积增大的情况下,可有效地控制电容单元的上方电极、下方电极以及各电容单元配线之间的电容耦合。在电容单元1A的上方电极3A上联接了上方电极配线5A,电容单元1C、1D的上方电极3C、3D由共同上方电极配线5C联接。上述电极配线5A,其侧方的电容单元1B、1D、1A的下方电极2B、2D、2A及联接这些电极的下方配线4之间配置屏蔽线6。另外,在上述共同电极配线5C的周围也配置屏蔽线6。
-
公开(公告)号:CN102263106A
公开(公告)日:2011-11-30
申请号:CN201110199616.2
申请日:2008-05-16
Applicant: 松下电器产业株式会社
IPC: H01L27/08 , H01L23/522 , H03L7/093
CPC classification number: H01L27/0805 , H01L23/5223 , H01L2224/05553 , H01L2224/06 , H01L2924/0002 , H03H11/04 , H03H2001/0014 , H03L7/0891 , H03L7/093 , H01L2924/00
Abstract: 本发明的半导体集成电路上搭载多个具有梳状电容(10)的模拟宏,梳状电容(10)具有梳状电极(11)及电极(12),电极(11)的梳齿部(13)与电极(12)的梳齿部(14)相咬合而形成,结果使得电极(11)的梳齿部(13)与电极(12)的梳齿部(14)交替地平行排列,其梳齿部间隔S按照表示实际电容值与理想电容值之间的误差的绝对精度或它跟与之接近的梳状电容间的电容值之差的相对精度而不同。可提供具有确保高的电容精度的梳状电容的高精度模拟宏,及搭载有高集成模拟宏的半导体集成电路。
-
-
-
-
-
-
-
-
-