参考电压稳定化电路及具备该电路的集成电路

    公开(公告)号:CN103548262A

    公开(公告)日:2014-01-29

    申请号:CN201280023242.1

    申请日:2012-02-29

    CPC classification number: H03M1/12 G05F3/16

    Abstract: 本发明提供一种参考电压稳定化电路及具备该电路的集成电路。针对干扰噪声、内部电路的自身噪声,稳定地保持参考电压。将通过第1以及第2信号线(L1、L2)的至少一方而提供的参考电压稳定化的参考电压稳定化电路(10)具备:前段电路(1),其具有被连接在第1信号线(L1)与第2信号线(L2)之间的电容性通路(11);和后段电路(2),其具有电阻性通路(21)和电阻电路(22H、22L)。该电阻性通路(21)被连接在第1信号线(L1)与第2信号线(L2)之间,该电阻电路(22H、22L)在电容性通路(11)与电阻性通路(21)之间、被插入到第1以及第2信号线(L1、L2)中提供参考电压的信号线中。

    模/数转换器及模/数转换方法

    公开(公告)号:CN101040442B

    公开(公告)日:2012-04-25

    申请号:CN200680001007.9

    申请日:2006-03-24

    CPC classification number: H03M1/168

    Abstract: 本发明涉及一种高速、低能耗的模/数转换器及模/数转换方法。在包括对输入信号进行运算放大并输出的运算放大器(101)的模/数转换器中,上述运算放大器里除反相放大器(1a)、辅助模/数转换器(2a)、辅助数/模转换器(3a)、电容器(C11、C12)以外,还设置有初期值设定电路(4a)。该初期值设定电路在反相放大器的运算放大动作开始时,为了使上述反相放大器输出电压的初期值成为与其运算放大目标值接近的规定电压值,将与接近于该目标值的规定电压值相等的规定偏电压施加在和上述反相放大器的输出侧连接的下一级电容器(C13)上。这种向运算放大目标值高速收敛的运算放大器被用于流水线型模/数转换器的各级电路中。

    A/D转换器以及A/D转换方法

    公开(公告)号:CN101632229A

    公开(公告)日:2010-01-20

    申请号:CN200880005454.0

    申请日:2008-02-28

    CPC classification number: H03M1/1215 H03M1/168

    Abstract: 一种A/D转换器,通过第一、第二流水线型的单位A/D转换器(121、122),时分地对模拟输入信号进行并行处理,而转换成数字输出信号,其中,具有根据系统要求来设定进行并行处理的多个单位A/D转换器的功能,在以比最大转换频率低的转换频率动作的情况下,通过控制信号(15)使单位A/D转换器(122)停止,从而削减单位A/D转换器间的通道间误差,改善A/D转换器的精度。

    时钟信号生成装置以及模拟-数字变换装置

    公开(公告)号:CN101212213A

    公开(公告)日:2008-07-02

    申请号:CN200710199354.3

    申请日:2007-12-17

    CPC classification number: H03M1/0624 G06F1/06 H03K5/151 H03M1/1215

    Abstract: 本发明提供一种时钟信号生成装置,具备第一、第二及第三D触发器。第一D触发器的第一输出端子基于时钟信号,输出给其第一D输入端子的输入信号,其第一反相输出端子基于时钟信号,对第一D输入端子的输入信号进行反相并输出,并且将输出输入到第一D输入端子。第二D触发器的第二D输入端子,输入来自第一D触发器的第一输出端子的输出,其第二输出端子基于时钟信号,将给其第二D输入端子的输入信号作为第1输出输出,第三D触发器的第三D输入端子,输入来自第一D触发器的第一反相输出端子的输出,其第三输出端子基于时钟信号,将给其第三D输入端子的输入信号作为第二输出输出。第一输出和第二输出具有在彼此相同的定时反相的信号波形。

    模拟-数字变换装置以及IC芯片

    公开(公告)号:CN101212213B

    公开(公告)日:2011-11-23

    申请号:CN200710199354.3

    申请日:2007-12-17

    CPC classification number: H03M1/0624 G06F1/06 H03K5/151 H03M1/1215

    Abstract: 本发明提供一种时钟信号生成装置,具备第一、第二及第三D触发器。第一D触发器的第一输出端子基于时钟信号,输出给其第一D输入端子的输入信号,其第一反相输出端子基于时钟信号,对第一D输入端子的输入信号进行反相并输出,并且将输出输入到第一D输入端子。第二D触发器的第二D输入端子,输入来自第一D触发器的第一输出端子的输出,其第二输出端子基于时钟信号,将给其第二D输入端子的输入信号作为第1输出输出,第三D触发器的第三D输入端子,输入来自第一D触发器的第一反相输出端子的输出,其第三输出端子基于时钟信号,将给其第三D输入端子的输入信号作为第二输出输出。第一输出和第二输出具有在彼此相同的定时反相的信号波形。

    模/数转换器及模/数转换方法

    公开(公告)号:CN101040442A

    公开(公告)日:2007-09-19

    申请号:CN200680001007.9

    申请日:2006-03-24

    CPC classification number: H03M1/168

    Abstract: 本发明涉及一种高速、低能耗的模/数转换器及模/数转换方法。在包括对输入信号进行运算放大并输出的运算放大器(101)的模/数转换器中,上述运算放大器里除反相放大器(1a)、辅助模/数转换器(2a)、辅助数/模转换器(3a)、电容器(C11、C12)以外,还设置有初期值设定电路(4a)。该初期值设定电路在反相放大器的运算放大动作开始时,为了使上述反相放大器输出电压的初期值成为与其运算放大目标值接近的规定电压值,将与接近于该目标值的规定电压值相等的规定偏电压施加在和上述反相放大器的输出侧连接的下一级电容器(C13)上。这种向运算放大目标值高速收敛的运算放大器被用于流水线型模/数转换器的各级电路中。

Patent Agency Ranking