-
公开(公告)号:CN102754102A
公开(公告)日:2012-10-24
申请号:CN201180008804.0
申请日:2011-11-10
Applicant: 松下电器产业株式会社
IPC: G06F17/50 , H01L21/82 , H01L21/822 , H01L27/04
Abstract: 提供一种在将多个半导体芯片层叠而成的三维集成电路的设计中,在发生了通孔的位置变更的情况下,也使得尽可能不发生其他部分的位置变更的三维集成电路的设计支持装置。设计支持装置(400)具备:TSV配置部(437),决定贯通一个半导体芯片而与其他半导体芯片连接的通孔的位置;TSV预留单元配置部(439),根据上述通孔的位置,决定作为配置上述通孔的预备的位置的预留单元的位置;以及掩模数据生成部(445),生成包括上述通孔的位置和上述预留单元的位置的布局数据。
-
公开(公告)号:CN102439977A
公开(公告)日:2012-05-02
申请号:CN201180002164.2
申请日:2011-03-16
Applicant: 松下电器产业株式会社
IPC: H04N7/30
CPC classification number: H04N19/60 , H04N19/122 , H04N19/44 , H04N19/547
Abstract: 本发明的解码装置(100),具备;解码部(101),从上述编码流将确定信息进行解码,该确定信息用于确定在正交变换中利用的正交变换基;正交变换基积蓄部(110),用于保存在逆正交变换中利用的多个正交变换基;正交变换基存储部(103),保存被保存的多个正交变换基中的,逆正交变换所需要的正交变换基;逆正交变换部(112),利用保存在正交变换基存储部(103)中、且由确定信息确定的正交变换基进行逆正交变换;以及正交变换基传送控制部(102),仅在正交变换基存储部(103)未保存被确定的正交变换基的情况下,从正交变换基积蓄部(110)向正交变换基存储部(103)传送被确定的正交变换基。根据该结构,能够缩减存放了正交变换基的存储器的存储器频带以及减少存储器访问延迟。
-
公开(公告)号:CN101455085A
公开(公告)日:2009-06-10
申请号:CN200780018867.8
申请日:2007-05-23
Applicant: 松下电器产业株式会社
IPC: H04N7/26
CPC classification number: H04N19/436 , H04N19/156 , H04N19/174 , H04N19/176 , H04N19/44 , H04N19/61 , H04N19/70
Abstract: 有关本发明的图像解码装置具备多个解码器,将解码的图像数据分为多个部分数据,取得关于该部分数据的属性、表示给该部分数据的解码处理时间带来影响的属性的属性信息,基于关于部分数据的属性信息,决定将该部分数据解码的解码器,使由上述决定机构决定的两个以上的解码器将两个以上的部分数据并行地解码。
-
公开(公告)号:CN1245030C
公开(公告)日:2006-03-08
申请号:CN03147176.5
申请日:2003-07-08
Applicant: 松下电器产业株式会社
CPC classification number: H04N19/436 , H04N19/423 , H04N19/61
Abstract: 提供一种数据处理系统。处理器(2)通过程序控制执行处理。专用功能组件(U0~U3)通过布线逻辑控制执行处理。数据总线(4)通过主数据存储器(1)与处理器(2)和专用功能组件(U0~U3)相连接。数据总线(B01、B12、B23)直接连接专用功能组件(U0~U3)。数据传送控制器(C01、C12、C23)控制数据总线(B01、B12、B23)的数据传送。通过设置数据总线(B01、B12、B23),可以抑制通过数据总线(4)的数据传送频度,可以缩短处理等待时间。
-
公开(公告)号:CN1725489A
公开(公告)日:2006-01-25
申请号:CN200510087536.2
申请日:2005-07-22
Applicant: 松下电器产业株式会社
Inventor: 桥本隆
Abstract: 根据本发明的集成电路封装体包括:多个功能单元,用于对输入数据进行处理并输出处理结果;多个天线单元,每一个被定位成(i)通过无线电接收来自该多个天线单元中至少另一个的无线电发射的数据,并(ii)通过无线电向该多个天线单元中至少另一个发射数据;第一切换单元,用于选择性地连接第一功能单元的输出和第一天线单元,该第一功能单元是多个功能单元中的一个,该第一天线单元是多个天线单元中的一个;以及第二切换单元,用于选择性地连接第二天线单元和不同于第一功能单元的第二功能单元的输入,该第二天线单元被定位成通过无线电接收来自第一天线单元的无线电发射的数据。
-
公开(公告)号:CN1435744A
公开(公告)日:2003-08-13
申请号:CN03103527.2
申请日:2003-01-28
Applicant: 松下电器产业株式会社
IPC: G06F1/32
CPC classification number: G06F1/3237 , G06F1/3203 , G06F1/3287 , Y02D10/128 , Y02D10/159 , Y02D10/171
Abstract: 本发明涉及数据处理系统。图像处理部将已编码的编码数据解码,将解码后的动画图像与图形、数据合成。在只显示图形、数据的情况下,迂回部不通过图像处理部将图形、数据输出到显示器。控制部执行包含图像处理部的区域的电源电压和时钟的供给控制以及迂回部的控制。在不需要图像处理部的处理的情况下,断开对包含图像处理部的区域的电源电压的供给和时钟的供给,使该区域停止,可减少不必要的电力消耗。
-
公开(公告)号:CN103026484B
公开(公告)日:2015-09-30
申请号:CN201280002155.8
申请日:2012-01-11
Applicant: 松下电器产业株式会社
IPC: H01L21/82 , H01L21/822 , H01L25/065 , H01L25/07 , H01L25/18 , H01L27/00 , H01L27/04
CPC classification number: H01L23/49527 , H01L22/22 , H01L24/13 , H01L24/16 , H01L24/73 , H01L25/0655 , H01L25/0657 , H01L27/0688 , H01L2224/13009 , H01L2224/13147 , H01L2224/16147 , H01L2224/16225 , H01L2224/73204 , H01L2225/06513 , H01L2225/06517 , H01L2225/06544 , H01L2225/06562 , H01L2225/06565 , H01L2225/06568 , H01L2924/12042 , H01L2924/14 , H01L2924/15311 , H01L2924/3511 , H03K19/00392 , H01L2924/00014 , H01L2924/00
Abstract: 本发明提供一种三维集成电路。芯片重叠于再布线构件上。接合构件和冗余接合构件形成于芯片上,并对芯片和再布线构件之间进行电连接。在芯片和再布线部件分别形成有冗余救济电路,在连接部件之一产生缺陷的情况下,使冗余接合构件之一代替包含缺陷的接合构件而在芯片和在布线构件之间传递信号。在再布线构件和芯片之间的间隔比规定阈值大的区域比其他的区域,在多个接合构件中通过冗余救济电路能够以冗余接合构件进行代替的接合构件的比例高。
-
公开(公告)号:CN102113327B
公开(公告)日:2014-09-03
申请号:CN201080002211.9
申请日:2010-05-31
Applicant: 松下电器产业株式会社
IPC: H04N19/583 , H04N19/52 , H04N19/57
CPC classification number: H04N19/52 , H04N19/44 , H04N19/51 , H04N19/57 , H04N19/583
Abstract: 本发明的目的在于提供一种图像编码装置,生成能够降低图像解码装置的运动补偿处理时的参照图像的数据传输量的编码图像。本发明的图像编码装置在设定了运动预测中的搜索范围(8002)的情况下,设定在编码后的图像的解码时的运动补偿处理中发生的数据的传输的传输量为较少的传输量的搜索范围(8013x),从存储了含有像素数据的像素的参照图像的图像存储部取得所设定的所述搜索范围的该像素数据,并进行运动预测。根据本发明的图像编码装置,能够削减在对所生成的编码图像进行解码时的运动补偿中的参照图像的传输量,所以能够削减图像解码装置的外部存储器的成本。
-
公开(公告)号:CN102859680A
公开(公告)日:2013-01-02
申请号:CN201180019865.7
申请日:2011-10-26
Applicant: 松下电器产业株式会社
IPC: H01L21/822 , H01L21/8234 , H01L27/04 , H01L27/06 , H01L27/088 , H01L29/78
CPC classification number: H01L27/0629 , H01L23/345 , H01L23/5228 , H01L29/7833 , H01L2924/0002 , H01L2924/00
Abstract: 集成电路具备:基板、电极、两个扩散区域以及加热器电阻。基板包括实质上平行的第1表面和第2表面。电极层叠于该基板的第1表面。扩散区域形成在该电极的周边,与该电极一同构成一个晶体管。加热器电阻被设置在该基板的第2表面中的位于上述电极的背面侧的区域。加热器电阻通过通电而发热。
-
公开(公告)号:CN102113327A
公开(公告)日:2011-06-29
申请号:CN201080002211.9
申请日:2010-05-31
Applicant: 松下电器产业株式会社
IPC: H04N7/32
CPC classification number: H04N19/52 , H04N19/44 , H04N19/51 , H04N19/57 , H04N19/583
Abstract: 本发明的目的在于提供一种图像编码装置,生成能够降低图像解码装置的运动补偿处理时的参照图像的数据传输量的编码图像。本发明的图像编码装置在设定了运动预测中的搜索范围(8002)的情况下,设定在编码后的图像的解码时的运动补偿处理中发生的数据的传输的传输量为较少的传输量的搜索范围(8013x),从存储了含有像素数据的像素的参照图像的图像存储部取得所设定的所述搜索范围的该像素数据,并进行运动预测。根据本发明的图像编码装置,能够削减在对所生成的编码图像进行解码时的运动补偿中的参照图像的传输量,所以能够削减图像解码装置的外部存储器的成本。
-
-
-
-
-
-
-
-
-