三维集成电路的设计支持装置及设计支持方法

    公开(公告)号:CN102754102A

    公开(公告)日:2012-10-24

    申请号:CN201180008804.0

    申请日:2011-11-10

    Abstract: 提供一种在将多个半导体芯片层叠而成的三维集成电路的设计中,在发生了通孔的位置变更的情况下,也使得尽可能不发生其他部分的位置变更的三维集成电路的设计支持装置。设计支持装置(400)具备:TSV配置部(437),决定贯通一个半导体芯片而与其他半导体芯片连接的通孔的位置;TSV预留单元配置部(439),根据上述通孔的位置,决定作为配置上述通孔的预备的位置的预留单元的位置;以及掩模数据生成部(445),生成包括上述通孔的位置和上述预留单元的位置的布局数据。

    图像解码装置、图像编码装置、图像解码电路以及图像解码方法

    公开(公告)号:CN102439977A

    公开(公告)日:2012-05-02

    申请号:CN201180002164.2

    申请日:2011-03-16

    CPC classification number: H04N19/60 H04N19/122 H04N19/44 H04N19/547

    Abstract: 本发明的解码装置(100),具备;解码部(101),从上述编码流将确定信息进行解码,该确定信息用于确定在正交变换中利用的正交变换基;正交变换基积蓄部(110),用于保存在逆正交变换中利用的多个正交变换基;正交变换基存储部(103),保存被保存的多个正交变换基中的,逆正交变换所需要的正交变换基;逆正交变换部(112),利用保存在正交变换基存储部(103)中、且由确定信息确定的正交变换基进行逆正交变换;以及正交变换基传送控制部(102),仅在正交变换基存储部(103)未保存被确定的正交变换基的情况下,从正交变换基积蓄部(110)向正交变换基存储部(103)传送被确定的正交变换基。根据该结构,能够缩减存放了正交变换基的存储器的存储器频带以及减少存储器访问延迟。

    数据处理系统
    4.
    发明授权

    公开(公告)号:CN1245030C

    公开(公告)日:2006-03-08

    申请号:CN03147176.5

    申请日:2003-07-08

    CPC classification number: H04N19/436 H04N19/423 H04N19/61

    Abstract: 提供一种数据处理系统。处理器(2)通过程序控制执行处理。专用功能组件(U0~U3)通过布线逻辑控制执行处理。数据总线(4)通过主数据存储器(1)与处理器(2)和专用功能组件(U0~U3)相连接。数据总线(B01、B12、B23)直接连接专用功能组件(U0~U3)。数据传送控制器(C01、C12、C23)控制数据总线(B01、B12、B23)的数据传送。通过设置数据总线(B01、B12、B23),可以抑制通过数据总线(4)的数据传送频度,可以缩短处理等待时间。

    集成电路封装体
    5.
    发明公开

    公开(公告)号:CN1725489A

    公开(公告)日:2006-01-25

    申请号:CN200510087536.2

    申请日:2005-07-22

    Inventor: 桥本隆

    CPC classification number: H01Q3/24 H01Q23/00

    Abstract: 根据本发明的集成电路封装体包括:多个功能单元,用于对输入数据进行处理并输出处理结果;多个天线单元,每一个被定位成(i)通过无线电接收来自该多个天线单元中至少另一个的无线电发射的数据,并(ii)通过无线电向该多个天线单元中至少另一个发射数据;第一切换单元,用于选择性地连接第一功能单元的输出和第一天线单元,该第一功能单元是多个功能单元中的一个,该第一天线单元是多个天线单元中的一个;以及第二切换单元,用于选择性地连接第二天线单元和不同于第一功能单元的第二功能单元的输入,该第二天线单元被定位成通过无线电接收来自第一天线单元的无线电发射的数据。

    图像编码装置、方法、集成电路

    公开(公告)号:CN102113327B

    公开(公告)日:2014-09-03

    申请号:CN201080002211.9

    申请日:2010-05-31

    CPC classification number: H04N19/52 H04N19/44 H04N19/51 H04N19/57 H04N19/583

    Abstract: 本发明的目的在于提供一种图像编码装置,生成能够降低图像解码装置的运动补偿处理时的参照图像的数据传输量的编码图像。本发明的图像编码装置在设定了运动预测中的搜索范围(8002)的情况下,设定在编码后的图像的解码时的运动补偿处理中发生的数据的传输的传输量为较少的传输量的搜索范围(8013x),从存储了含有像素数据的像素的参照图像的图像存储部取得所设定的所述搜索范围的该像素数据,并进行运动预测。根据本发明的图像编码装置,能够削减在对所生成的编码图像进行解码时的运动补偿中的参照图像的传输量,所以能够削减图像解码装置的外部存储器的成本。

    图像编码装置、方法、集成电路、程序

    公开(公告)号:CN102113327A

    公开(公告)日:2011-06-29

    申请号:CN201080002211.9

    申请日:2010-05-31

    CPC classification number: H04N19/52 H04N19/44 H04N19/51 H04N19/57 H04N19/583

    Abstract: 本发明的目的在于提供一种图像编码装置,生成能够降低图像解码装置的运动补偿处理时的参照图像的数据传输量的编码图像。本发明的图像编码装置在设定了运动预测中的搜索范围(8002)的情况下,设定在编码后的图像的解码时的运动补偿处理中发生的数据的传输的传输量为较少的传输量的搜索范围(8013x),从存储了含有像素数据的像素的参照图像的图像存储部取得所设定的所述搜索范围的该像素数据,并进行运动预测。根据本发明的图像编码装置,能够削减在对所生成的编码图像进行解码时的运动补偿中的参照图像的传输量,所以能够削减图像解码装置的外部存储器的成本。

Patent Agency Ranking